运放电源去耦旁路措施电路图

出处:tubie时间:2009-05-01

  每个集成运放的电源引线,一般都应采用去耦旁路措施,即从电源引线端到地跨接一个高性能的电容,如图所示。图中的高频旁路电容,通常可选用高频性能优良的陶瓷电容,其值约为0.1μF。或采用lμF的钽电容。这些电容的内电感值都较小。在运放的高速应用时,旁路电容C1和C2应接到集成运放的电源引脚上,引线尽量短,这样可以形成低电感接地回路。当所使用的放大器的增益带宽乘积大于10MHz时,应采用更严格的高频旁路措施,此时应选用射频旁路电容,如0.1μF圆片陶瓷电在,同时每个印刷板或每4~5个集成芯片再增加一对(C1和C2)钽电容。对于通用集成芯片,对旁路的要求不高,但也不能忽视,通常每4~5个器件加一套旁路电容。不论所用集成电路器件有多少,每个印刷板都要至少加一套旁路电容。

运放电源去耦旁路措施电路图



  
上一篇:运放输入补偿电容电路图
下一篇:运放电源过压保护电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图