OPA676构成的24dB两路传输缓冲放大器电路图

出处:leesy737时间:2009-04-27

  如图所示为24dB两路传输缓冲放大器电路,应用十分广泛。OPA676是一个典型的高速运算放大电路,其特殊之处在于内部包含有两路彼此完全独立但特性又完全对称的差动输入级,这两个输入级能被TTL逻辑电平所选通。换而言之,OPA676具有两个信号传输通道,分别记为A和B通道。OPA676芯片引脚12为A、B通道的选通端,当引脚12端分别为高电平或低电平时,OPA676的A、B通道一个为通路,另一个处于截止状态(如TTL=“1”,A工作,B截止)。

OPA676构成的24dB两路传输缓冲放大器电路图

  
  OPA676集成芯片的主要参数:

OPA676集成芯片的主要参数表




  
上一篇:INA102构成的差动输入、差动输出放大电路图
下一篇:多级并联改善信噪比放大电路(OPA37)电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图