运放继电器延时释放电路图

出处:hshoosle时间:2009-04-21

  如图所示是运算放大器组成的继电器延时释放电路。当接通电源开关时,运算放大器的反相输入端加的是电阻4.7kΩ与10kΩ的分压VT,C1还来不及充电,同相输入端加的是低电平。所以运算放大器输出端为低电平,继电器吸合。同时电源通过1.2MΩ电阻向电容C1充电。随着电容C1的充电,其上的电压逐渐增大,过一段时间后Cl上的电压就成为高电平,故同相输入端加的是高电平,运算放大器输出端为高电平,继电器就释放。所以本电路是继电器延时释放电路。延时时间的长短可通过调节1.2MΩ电阻来改变,如按图上参数,延时时间大约为260s。电路的负载可以是继电器或电磁铁线圈,也可以是信号灯等显示和报警器件。
运放继电器延时释放电路



  
上一篇:多级输出的延迟电路图
下一篇:1~99分频(倒计数或倒计时)电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图