CMOS动放的同相放大电路图

出处:xalyh时间:2009-03-23

  运放输出为容性负载时易产生振荡。运放接容性负载通常有两种情况,一种是印制板的布线与电缆接线的分布电容,另一种是某些电子装置接在运放的输出端,这种电子装置为了消除外部高频信号的影响,在输入与地之间接入较大的电解电容。不同种类的运放对容性负载的承受能力是不同的,常用的CMOS运放对容性负载的承受能力更弱。为此,使用CMOS运放时,在输出端要串联电阻,对容性负载做必要的处理。如图是采用CMOS运放TLC72C的2倍电压增益的同相放大电路。由22OpF电容与1OkΩ打电阻构成容性负载,使电路容易产生振荡。

同相放大电路图



  
上一篇:射极跟随器的振荡问题电路图
下一篇:自激多谐振荡器电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图