内存模块和其他内存子系统的支持逻辑

时间:2023-09-12
    因此,服务器、工作站以及网络、电信和工业应用设备等内存密集型系统能够提供越来越高的带宽。
    内存支持逻辑可用于通过解决抖动、传播延迟/偏斜和信号缓冲/驱动等时序问题来增强带宽。使用正确的寄存器和 PLL 可以进一步改善时序,在某些情况下(如 DDR1-400)甚至可以将内存技术扩展到超出其原始速度目标。
    NXP 是一家成熟的内存接口供应商,提供全面的内存支持逻辑产品组合,其中包括注册命令和地址驱动器、PLL 时钟缓冲器以及适用于 PC100/133 SDRAM、DDR 和 DDR2 的 CBTV 总线开关。这些经济高效的解决方案提供标准和定制格式,在多种封装选项中提供行业的速度。
    内存应用
    注册双列直插内存模块 (DIMM)
    使用 SDRAM、DDR、DDR2 技术的内存子系统
    主板内存总线切换、缓冲和定时
    终用户应用程序
    服务器
    图形和工作站
    网络设备
    电信设备
    工业设备
    NXP 内存接口解决方案

    

    PC100 – PC133
    这种成熟的内存模块格式基于 3.3V 技术,使用具有单端 LVTTL(低压晶体管 - 晶体管逻辑)信号的 PLL 和寄存器,时钟速率为 100 或 133 MHz。通过使用 SDR(单数据速率)时钟(仅在一个时钟沿对数据进行时钟控制),相应的数据速率为 100 和 133 MT/s(每秒兆传输)。PLL 根据所??使用的存储器拓扑进行选择。非奇偶校验模块需要 9 个输出(8 个 DRAM 负载加 1 个反馈输出),奇偶校验模块需要 10 个输出(9 个 DRAM 负载加 1 个反馈输出)。所有寄存器都具有三态功能,并且为了支持特定的应用负载条件,都配备了内置串联终端电阻和动态控制输出
    3.3V 典型电源电压
    LVTTL信令
    单数据速率 (SDR)
    100 至 133 MT/s 数据速率
    100 至 133 MHz 时钟速率
上一篇:交流特性测量方法 – 第 3 部分
下一篇:在 15 至 33 GHz 应用中使用 VMMK-3313

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料