上拉和下拉电阻的6个要点

时间:2022-02-21

    Q:在电路中,上拉和下拉电阻有什么作用?

    A:电阻在电路中起限制电流的作用。上拉电阻和下拉电阻是经常提到也是经常用到的电阻。在每个系统的设计中都用到了大量的上拉电阻和下拉电阻。概括来说上拉和下拉电阻的作用主要有以下6点:

    上拉电阻和下拉电阻的主要作用

    1. 提高电压准位

    当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的很低高电平,这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值;OC门电路必须加上拉电阻,以提高输出的高电平值。

    2. 加大输出引脚的驱动能力

    有的单片机引脚上也常使用上拉电阻。

    3. N/A引脚(没有连接的引脚)防静电、防干扰

    在CMOS芯片上,为了防止静电造成损坏,不用的引脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路。同时引脚悬空就比较容易接收外界的电磁干扰。

    4. 电阻匹配

    抑制反射波干扰,长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻使电阻匹配,能有效的抑制反射波干扰。

    5. 预设空间状态/默认电位

    在一些CMOS输入端接上拉或下拉电阻是为了预设默认电位。当不用这些引脚时,这些输入端下拉接低电平或上拉接高电平。I2C等总线上空闲时的状态是由上下拉电阻获得的。

    6. 提高芯片输入信号的噪声容限

    输入端如果是高阻状态,或高阻抗输入端处于悬空状态,此时需要加上拉或下拉电阻,以免受到随机电平的影响,进而影响电路工作。同样,如果输出端处于被动状态,需要加上拉或下拉电阻,如输出端仅仅是一个三极管的集电极,还可以提高芯片输入信号的噪声容限,增强抗干扰能力。

    在BJT晶体三极管的基极端,上拉电阻和下拉电阻也起着至关重要的作用。在三极管的电路应用中,串接在基极上的电阻起限制基极电流的作用,如图1中的R2所示:

 

    如图2中的R5所示,上拉电阻使三极管基极的输入电平在默认情况下是高电平输入,当CPU有低电平信号输出时,外围电路响应,下拉电阻使晶体管的基极输入在默认情况下拉到低电平,如图2中的R6所示。

上一篇:图文并茂为你讲解传感器发展简史
下一篇:非隔离型开关电源三种工作方式

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料