如何使用开关电容滤波器提高和过滤器的容积效率

时间:2019-03-19

来自物联网(IoT传感器制造商项目的模拟信号在模数转换器ADC)数字化之前需要进行一些电平信号处理。然而,这种模拟信号处理级可能体积庞大,成本高,不准确并且在整个温度范围内不稳定。使用开关电容滤波器进行抗混叠,设计人员可以大大减轻这些问题,同时简化设计过程。

需要使用抗混叠低通滤波器来确保传感器信号在ADC之前具有适当的带宽限制。典型的无源低通滤波器需要庞大的电感器和大电容器。就有源而言,有源电阻 - 电容(RC)滤波器需要大值RC时间常数。在这两种情况下,滤波器对RC元件容差和温度稳定性都很敏感。

此外,在集成电路中难以以合理的实现大电阻值。这导致IC设计带有外部电阻和电容,从而增加了滤波器的元件数量,成本,复杂性和体积。

为解决这些问题,设计人员应考虑开关电容架构以提高和过滤器的容积效率。这些设计通过定时的开关元件控制电容器之间的电荷转移,提供相当于电阻的电阻。电容器和相关开关很容易以单片形式实现。

本文将详细介绍开关电容滤波器(SCF)的操作原理,作为无源和有源滤波器的替代方案。将介绍样本解决方案以说明它们是如何实现的。

什么是别名?

包括ADC和DAC的采样数据系统必须符合奈奎斯特标准,该标准规定设备必须是采样量大于输入端出现的频率的两倍。如果通过在频率过低的频率下采样来违反奈奎斯特准则,则在滤波器的频率通带中会出现不需要的杂散信号(图1)。

如何使用开关电容滤波器提高和过滤器的容积效率

图1:当采样率小于输入信号带宽的两倍时产生混叠。来自下边带图像的关于采样频率的信号分量被外差到基带信号中,导致无法消除的失真。 (图像Digi-KeyElectronics)

上图显示了以大于信号带宽两倍的频率采样的时域信号(左)。右侧的频域视图显示从DC到fBW的基带信号与采样频率fS的下边带图像分开。

下图显示混叠条件。时域信号(左)在信号带宽的两倍以下被采样,违反了奈奎斯特准则。在频谱(右)中,采样频率向左移动,反映了较低的采样率。关于采样时钟的图像的下边带现在与使用寄生信号污染其频谱的基带信号重叠。一旦发生这种情况,原始信号就不再可恢复。

有两种常用的方法可以防止混叠。可以使用低通滤波器将输入限制为ADC。这就是SCF的用武之地。也可以将采样率提高到足以保证采样率大大超过输入信号带宽。

配置为低通滤波器的SCF做了令人钦佩的预防工作走样;但它们也是采样数据系统,因此必须符合奈奎斯特标准。然而,SCF通过要求采样频率为输入信号带宽的五十到一百倍来避免混叠。这提供了足够的保护带以防止混叠。如果使用较低的采样频率,则可以在SCF之前使用简单的抗混叠滤波器以防止混叠。在大多数情况下,这些滤波器可以像单极RC低通滤波器一样简单。

开关电容与连续时间滤波器

使用简单的方法将SCF与连续时间滤波器进行比较很容易单极RC低通滤波器(图2)。

如何使用开关电容滤波器提高和过滤器的容积效率

图2:将连续时间RC低通滤波器与SCF进行比较,表明开关电容充当电阻器。 (图像-Key Electronics)

顶部原理图显示了一个简单的单极RC低通滤波器。 -3分贝(dB)带宽表示为公式1:

如何使用开关电容滤波器提高和过滤器的容积效率

低频滤波器截止频率需要较大的电阻值。如果将这样的电阻器结合到单片IC中,则电阻的容差将在20%至50%的量级。

图1中的下部示意图是相同的开关电容器实现。低通滤波器。开关S1和S2由频率为fS的非重叠时钟j1和j2驱动。 S1首先将输入电容器C2连接到输入VIN。然后S1打开,S2关闭,允许C2与C1共享其电荷。从输入(VIN)传输到输出(VOUT)的电荷使用公式2计算:

如何使用开关电容滤波器提高和过滤器的容积效率

在开关电容配置中,带宽取决于采样或时钟频率,以及开关电容器C2与积分电容器C1的比率。在单片IC结构中,电阻器由小值电容器和开关代替。这两个元件都很容易集成到IC中,只占用芯片上的一小块区域。

滤波器的截止频率与采样时钟频率成正比,因此时钟可用于调整滤波器,这是灵活性方面的一个重要特征。采用高质量的采样时钟源可确保时钟频率的准确性和稳定性,从而保证滤波器的转角频率。

另请注意,截止频率与电容值的比例成正比,可以是在IC结构中保持在<0.1%的容差水平。温度变化同时影响电容器,并且比率趋于保持恒定。

开关电容滤波器构建模块

滤波器围绕配置为积分器的无功元件构建。通常,滤波器设计为每个积分器获得一个极点。开关电容取代模拟积分器设计中的电阻元件(图3)。

如何使用开关电容滤波器提高和过滤器的容积效率

图3:开关电容取代了模拟积分器中的电阻。使用由两相时钟驱动的CMOS FET实现开关元件。 (图像-Key Electronics)

开关电容用于替换模拟积分器中的电阻。使用由非重叠j1和j2时钟驱动的两个CMOS FET实现切换。

实际上,像双极通用状态变量设计这样的模拟滤波器可以作为CMOS开关电容滤波器执行(图4)图4:双极状态变量通用滤波器与SCF的比较。图。

如何使用开关电容滤波器提高和过滤器的容积效率

图4:两极状态变量通用滤波器与SCF的比较。两者都是通用滤波器,提供高通,低通和带通输出(图像源:Digi-Key Electronics(A)和Texas Instruments(B))

SCF(B)实际上是功能框图德州仪器TI)的MF10CCWMX/NOPB双通用SCF。与模拟状态变量滤波器一样,它每个部分包含两个积分器级。在这种情况下,它们是开关电容积分器。每个部分都可以实现两极二阶滤波器,截止频率为30 kHz。连接这两个部分允许在单个IC封装中实现四阶滤波器。它不需要任何外部电容,只需要电阻。它需要一个所需截止频率的50或100倍的时钟。

SCF实现的一个例子是使用MF10的两个部分来创建一个1 KHz的低通滤波器(图5)。

如何使用开关电容滤波器提高和过滤器的容积效率

图5:使用MF10 SCF IC实现的四阶1 kHz低通滤波器。 (图像)

集成和开关电容都在20引脚IC内部。用于设置滤波器特性的外部元件是电阻器。该电路设计使用单个10伏电源配置MF10。时钟频率是1 kHz截止频率的100倍。

使用SCF进行设计

供应商可能会提供设计工具来加速设计阶段。一个例子是ADI公司的LTC1060双通用滤波器构建模块IC,它在公司的LTspice XVII仿真程序中得到了支持(图6)。

如何使用开关电容滤波器提高和过滤器的容积效率

图图6:在ADI公司的LTspice XVII中建模的4极低通滤波器的设计,显示了原理图和频率/相位响应曲线。 (图像-Key Electronics)

ADI公司为LTC1060滤波器构建模块提供了一个spice模型。它是一款双通用SCF IC,工作频率高达30 kHz,时钟频率为500 kHz。每个滤波器部分包含两个积分器,每个部分提供两个极点。凭借其六种工作模式,它可配置为低通,高通,带通或带阻滤波器。该设计实例结合了IC的两个部分,创建了一个4 kHz 200 Hz低通滤波器,其时钟频率为10 kHz。该设计仅使用七个电阻器,不使用电容器或电感器。

除了这些通用滤波器外,还有特定滤波器类型的SCF。 Bessel,Butterworth,椭圆和线性相位滤波器配置可从主要供应商处获得。

结论

如图所示,SCF提供的频谱控制,可在集成电路上轻松实现。与基于模拟RC的滤波器相比,它们提供了性能,尺寸和成本改进,而在有源滤波器的情况下,它们无需外部无功元件即可实现。一个强大的优势是可以通过改变时钟频率来实时改变滤波器的频率特性。

上一篇:如何使用高度集成的栅极驱动器实现紧凑型电机控制系统的设计
下一篇:使用USB转接驱动器解决电缆吞吐量的问题

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料