摘要:论文设计开发了基于AD9850构成的DDS正弦波信号发生器的硬件系统,其频率范围为0~30MHz,根据软件设计的总体构想并结合硬件电路,给出了总体以及子模块的流程图,并用C语言编制相应程序.系统调试和测试结果表明,所设计的系统能够产成正弦波形,信号的频率.相位.幅度的调节和抗干扰性等技术性能指标基本达到设计目标.
1.引言
随着数字大规模集成电路技术的发展,采用数字电路的直接数字频率合成技术(DDS)具有频率转换速度快.频率分辨率高.相位可控.频率稳定度高等优点.频率转换速度快.频率分辨率高的信号源在现代电子通讯.航空航天.自动控制等领域中是必不可少的,因此DDS信号源在上述领域获得广泛的应用.
AD9850是ADI公司生产的低功耗直接数字频率合成技术典型产品之一,AD9850具有频率转换速度快.频率分辨率高.相位噪声低.频率稳定度高等优点.本论文设计的是以直接频率合成(DDS)器件AD9850和MCS-51单片机为,配合必要的外围接口器件,在单片机软件控制下,能够产生给定频率和起始相位的附加调制信息的正弦波信号发生器.
2.AD9850的基本工作原理
2.1 AD9850的主要性能指标
①支持时钟频率为125MHz
②频率分辨率达到0.029Hz
③支持两种供电电压:+3.3V or +5V
④低功耗:3 8 0 m W @ 1 2 5 M H z ( + 5 V )
155mW @ 110MHz(+3.3V)⑤频率转换时间:10个时钟周期.比如当fs=125MHz时,频率转换时间为:10×1/(125×106)≈0.1
⑥输出的无杂散动态范围S F D R大于50dB @ 40MHz
⑦具有相位可控
⑧支持并口和串口输入控制接口
⑨频率控制字采用32位二进制码
2.2 AD9850引脚说明
AD9850采用了先进的CMOS工艺,采用28脚SSOP表面封装形式,其管脚如图1所示,引脚功能如表1.
2.3 AD9850内部结构
AD9850的芯片功能框图如图2所示.
AD9850芯片内包括高速DDS.10位DAC.频率/相位数据寄存器.数据输入寄存器.比较器等,在125MHz参考时钟下,AD9850经过高速的DDS芯片能产生一个32位频率调整控制字可使AD9850的输出频率达0.0291Hz;并能提供了5bits的相位控制位,它能使输出相位以180°.90°.45°.22.5°.11.25°或是它们任意组合的增量改变.AD9850的电路结构允许产生频率值是参考时钟的一半的输出,并且输出的频率能用数控方式以每秒产生23000000个新频率的速度变化.AD9850芯片内的比较器构成能接收经外部低通滤波后的DAC转换输出,可以产生一个低抖动的方波输出的装置,因此AD9850用作时钟发生器十分方便.频率/相位数据寄存器.数据输入寄存器在外部的频率更新时钟和字加载时钟的控制下进行频率控制字的输入和更新,使芯片输出所要求的频率和相位.
2.4 AD9850的工作原理
AD9850内含可编程DDS系统和高速比较器,可实现全数字编程控制的频率合成.
可编程DDS系统由相位累加器和正弦查表组成,其相位累加器由一个加法器和一个N位的相位寄存器组成,N一般为24~32;实质上是一个可变模的计数器,即DDS相位增量的个数在计数器收到每一个时钟脉冲时被存储起来,当计数器溢出时,它就回到初态并使用相位累加器输出到相邻值.频率控制字能设置计数器的模,它决定了相位增量的大小.相位增量在每个时钟到来时便在相位累加器中相加,相位增量越大,则累加器溢出的速度越快,产生的输出频率越高.
A D 9 8 5 0 采用3 2 位的相位累加器,AD9850利用改进的,独有的算法,把14bits已截断的相位累加器的输出转变成适当的余弦值,经片内高速的10bit DAC转换器,可得到模拟正弦波.这个独特的算法使用一个简化了的ROM表和DSP技术等功能,有助于缩小AD9850的体积和功耗.输入.输出.参考时钟和频率控制字的关系如下:
3.系统硬件设计
3.1 系统总体设计
系统以单片机8051为控制,通过对AD9805内部的频率控制字和相位控制字进行软件编程,然后通过外接低通滤波器达到所需性能指标的正弦波信号.
系统分为2个模块:单片机系统和DDS模块.单片机系统包括8051单片机.2*2中断键盘矩阵.串口通讯.接口.
DDS模块包括芯片AD9850和低通滤波器.系统总体框图如图3所示.
3.2 AD9850与单片机接口
AD9850与单片机接口电路,需要考虑以下几点:
①AD9850控制字写入方式选择.AD9850控制字的写入方式有串行和并行两种.并行写入方式的优点是数据传输的速度快,能够提升整个系统的处理速度,为了充分发挥芯片的高速性能,应在单片机资源允许的情况下尽可能选择并行方式,所以,本系统采用8051单片机作为控制,通过并行写入控制字的方式控制AD9850芯片.如图4所示,AD9850的数据线D0~D7与P1口相连.
②FQ UD和W CLK与单片机连接.AD9850的FQ UD控制信号和W CLK控制信号与分别与8051单片机的P3.0(10引脚)和P3.1(11引脚)相连,所有的时序关系均可通过软件控制实现.
③ R E S E T 与单片机连接.A D 9 8 5 0 的晶体振荡器采用1 0 0 M H z,A D 9 8 5 0的复位(RESET)信号为高电平有效,且脉冲宽度不小于5个参考时钟周期.由于单片机采用12MHz晶振时,它的高电平时间能够满足AD9850复位要求,故可将AD9850的复位端与单片机的复位端直接相连.
3.3 AD9850应用时需要注意的事项
①AD9850作为时钟发生器使用时,要避免混叠或谐波信号落入有用输出频带内,并减少外部滤波器的要求,必须要使输出频率小于参考时钟频率的33%.
②AD9850参考时钟频率为1MHz,低于此频率,系统自动进入电源休眠方式;高于此频率,系统恢复正常.
③印制线路板应采用多层板,要有专门的电源层和接地层,而且不能有引起层面不连续的蚀刻导线条.
④印制线路板的顶层应留有带一定间隙的接地面,以便为表面安装器件提供方便.
⑤印制线路板的AD9850器件下面不能走数字信号线,避免把噪声耦合进芯片;避免数字信号与模拟信号交叉,且它们在电路板相反两侧上的走线应彼此垂直,以减小电路板的馈通影响.
⑥时钟等快速开关信号应利用数字地屏蔽起来,以免向电路板上的其它器件辐射噪声,并且绝不应靠近基准输入或位于封装之下.
⑦要考虑用良好的去耦电路,分别把高质量的陶瓷去耦电容接到各自的接地引--去耦电容应尽可能靠近器件.
⑧采用独立的模拟电源和数字电源,AD9850电源线路应采用尽可能宽的走线,以提供低阻抗路径,并减小电源线路上的毛刺噪声影响.
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。