等离子(PDP)彩电存储器介绍(下)

时间:2011-09-08

(接上期https://www.dzsc.com/data/html/2011-9-8/98269.html

  并行I2C 总线存储器29LV800TE 引脚排列示意图如图2 所示。

图2 并行I 2C总线存储器29LV800TE引脚排列示意图

图2 并行I 2C总线存储器29LV800TE引脚排列示意图

  (2)SPI 串行I 2C 总线存储器SST25VF512 介绍

  SPI I2C 总线是摩托罗拉公司推出的串行总线系统,它可以使存储器与MCU 以串行方式进行通信以交换信息。SPI 串行I2C 总线存储器(SST25VF512)引脚排列示意图如图3所示。

图3 SPI 串行I 2C总线存储器引脚图

图3 SPI 串行I 2C总线存储器引脚图

  SST25VF512是512 Kbit存储器,采用单3.3 V 供电。

  图3 中,CE# 引脚为芯片的片选端,当MCU 需要对该芯片进行读/ 写操作时,必须首先选中该芯片,即在CE# 端送出低电平时,才能对存储器进行读/ 写。

  SO 为MCU 输入/Flash数据输出端;WP# 为写保护端,低电平有效,也就是说,当该脚为低电平时,禁止向芯片写入数据。

  SI 为MCU 输出/Flash数据输入端;SCK 为串行时钟端。

  HOLD# 为读/ 写控制脚,当该脚为低电平时,可暂时使存储器停止工作。

  从以上可以看出,使用SPI 串行I2C 总线存储器,使用的数据线和控制线很少,电路结构简洁,因此,可以简化电路设计,提高设计的可靠性,读/写速度没有并行I2C 总线存储器快,存储容量也没有并行存储器大。

  (完)
欲了解更多信息,请登陆www.dzsc.com/data

上一篇:等离子(PDP)彩电存储器介绍(上)
下一篇:空气扩散电极结构对锌空气扣式电池性能的影响

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料