8位可定址DMOS功率驱动器参数及应用

时间:2010-07-21

  Allegro公司的A6259KA和A6259KLW集3到8线CMOS译码器和数据锁存、控制电路及DMOS输出于一身,具有存储单线数据于可定址锁存器的多功能功率驱动器,可用做译码器或分工器。其功能框图示于图1。

  表1 功能表

  CMOS输入和锁存使其能直接与微处理器基系统连接。对于带TTL的应用需要适当的上接电阻器来保证输入逻辑高态。用CLEAR和ENABLE输入可选择4种工作模式:可定址锁存,存储器,8线分工器和消除(见表1)。

  表2 锁存选择表

  在所在非定址输出保持在它们的预先姿态时定址DMOS输出倒相DATA输入。当CLEAR输入和ENABLE输入高态时所有输出驱动器断开(DMOS驱动器关闭)。A6259KA/KLW DMOS漏极开路输出具有吸收750mA的能力。

  这种器件有8个输出,由三个二时制编码输出选择输入(S0,S1,S2)来选择8个输出(见表2)。

  从表1可见,控制CLEAR和ENABLE输入可选择4种工作模式。

  在可定址锁存模式,在DATA输入端的数据写入定址锁存器中。当所有其他输出保持在它们预先的状态时定址输出倒相数据输入。

  在存储器模式,所有输出保持在它们的预先状态而DATA或地址(Sn)输入不影响输出。为防止错误数据进入锁存器,在地址线正在改变时应保持ENABLE为高态。

  在分工/译码模式,定址输出倒相数据输入而所有其他输出都关断。

  在消除模式,所有输出都关断而DATA或地址(SN)输入不影响输出。

  给定合适的输入,对于给定的地址当DATA是低态时输出关断;当DATA是高态时输出导通并可吸收电流。


  
上一篇:采用AVR单片机的小型采暖炉控制系统抗干扰设计
下一篇:基于新型白光LED模组驱动电路的设计

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料