高性能模拟与混合信号领导厂商Silicon Laboratories (芯科实验室有限公司, Nasdaq: SLAB)今日发表该公司任意速率(Any-Rate)精密时钟系列新产品Si5324,该器件针对广播视频应用化,为业界抖动、集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的抖动性能。Si5324能自2kHz至710MHz范围间的任一输入频率,事实上生成介于2kHz至1.4GHz间的任一输出频率,如此能简化新一代多重速率视频设备的同步过程,使得Si5324成为需进行同步的视频截取、转换、编辑、显示以及分配设备等视频工作的理想之选。
在广播视频应用中,时钟产生和同步变得日益复杂。同步锁相(genlock)是指将所有的视频设备同步至一共同的同步源,由于所需支持的HD视频格式和帧速率不断增加,因此该处理过程越来越具挑战性。再者,由于业界向高速3G-SDI发展,原有的视频标准已不敷所需,因此必须进一步提升抖动性能,这也为设备制造厂商增添了设计难度。传统的同步锁相方案需使用分立式压控石英晶体振荡器(VCXO)及滤波器件,支持有限的输入/输出频率范围,并需忍受比3G-SDI要求相差许多的抖动性能。
针对同步锁相应用,Si5342为业界抖动的频率发生器,该器件能克服种种挑战,提供5ps pk-pk的抖动性能,绰绰有余地满足现有和包括3G-SDI (SMPTE 424M)在内的新兴视频标准所需。由于符合这些标准后还有大幅余裕,因此抖动预算除分配给时钟发生器外,还能被运用至系统中其它的器件,如此能简化器件的选择和设计。
Si5324将所有锁相回路器件置入一个高度集成的器件中,免除需要多个锁相环芯片、外部滤波器以及VCXO器件的需求。基于Silicon Labs的DSPLL?技术,Si5324具备完全集成、数字编程的回路滤波器,可支持介于4至525Hz范围内的回路带宽,以及一个低相位噪声内部VCO。DSPLL?技术能让Si5324在提供抖动滤波的同时,还能除去介于回路滤波器和VCXO器件间敏感的噪声进入点,以降低设计复杂度并简化线路布局。任意速率的功能让Si5324能在不进行任何器件变更的情况下,得以生成并同步所有共享的高分辨率视频和音频参考频率,让单一设计可适用于多种应用,并简化设计的再利用(design re-use)。
“正是Silicon Labs的DSPLL技术,让Si5324能大幅简化广播视频系统中的分立式时序架构。”Silicon Laboratories副总裁Dave Bresemann表示,“通过消耗不到整体3G-SDI抖动预算的十分之一,并提供任意速率频率的弹性,Si5324有助客户在一开始时便先驰得点,并针对多重频率应用实现单一芯片的设计,可大幅节省时间、系统成本和资源的耗费。”
搭配Si5324,Silicon Labs也提供相当适用于广播视频应用的石英晶体振荡器(XO)和VCXO。Silicon Labs的Si590/591/595 XO/VCXO产品系列提供极具成本效益的低抖动时钟发生器,并支持介于10至525MHz之间的任意频率、任意格式(CMOS、LVDS、LVPECL、CML),以及任何供应电压(1.8、2.5或3.3V),并保证抖动低于1ps rms(极大值)。Si59x系列为Silicon Labs振荡器的产品系列,其中包括单一、双重、四重和任意速率I2C可编程XO/VCXO,这些器件能大幅简化多重速率HD SDI应用中的时钟发生器并降低材料成本。Silicon Labs前置作业时间为两周,提供任何频率/格式/VDD/稳定度的XO/VCXO,没有性工程(NRE)或订购数量(MOQ)的限制。
Si5324采用极省空间的36-lead、6×6mm QFN封装方式,目前已提供样品及量产。在一千颗采购量时,Si5324的单价介于17.95至57.20美元之间,依照输出频率范围(A/B/C/D速度等级)而定。Si590/591/595 XO/VCXO现则采用5×7mm产业标准封装供货。在一万颗采购量时,Si590/591 XO的单价介于4.08至8.50美元,Si595 VCXO的单价介于4.89至11.48美元之间,皆视频率和稳定度而定。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。