TMS320F28xx电源设计

时间:2009-01-09

  TMS320F2812/F2811/F28lO/C2812 /C2811/C2810处理器要求采用双电源(1.8 V或1.9 V和3.3 V)为CPU、Flash、ROM、ADC以及I/O等外设供电。为了保证上电过程中所有模块具有正确的复位状态,要求处理器上电/掉电满足一定的次序要求。

  为满足系统上电过程中相关引脚处于确定的状态并简化设计,首先应保证所有模块的3.3V电压(包括VDDIO、VDD3VFL、VDDA1/VDDA2/VDDAIO/AVDDREFBG)先供电,然后提供1.8 V或1.9V电压。要求在VDDIO电压达到2.5 V之前,1.8 V或1.9 V(VDD/VDD1)的电压不能超过0.3 V。只有这样才能够保证在上电过程中,所有I/O状态确定后内核才上电,处理器模块上电完成后都处于一个正确的复位状态。上电次序如图1所示。


 图1 281x处理器上电/掉电次序时序

  掉电过程中,在VDD降低到1.5 V之前,处理器的复位引脚必须插人8 μS的低电平。这样有助于在VDDIO/VDD掉电之前,片上的Flash逻辑处于复位状态。因此,电源设计时一般采用LDO的复位输出作为处理器的复位控制信号。供电原理如图2所示。


 图2 281x处理器供电原理图

  欢迎转载,信息来源维库电子市场网(www.dzsc.com


  
上一篇:LD0集成电路稳压器和双电源监测电路
下一篇:CAN总线的仲裁

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料