FPGA器件配置流程

时间:2008-09-16

  Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。

  (1)配置存储器清除阶段(如图1所示)

  在该流程中,检测VCCINT是否大于1V,辅助电源rCCAUX是否大于2V,BANK4(VCCO_4)的电源电压是否大于1V。所有的非配置引脚,即用户输入/输出引脚被上拉(与HSWAP_EN的状态有关),INIT_B初始化状态信号,DONE将信号置为低(Low)清除FPGA内部的存储器。检测PROG_B引脚是否由低电平变成高电平,若为高电平,再清除存储器并进入下一阶段。

  (2)初始化阶段(如图2所示)

  在该阶段中首先释放INIT_B信号脚,如果外部仍然将该脚置低,将进入延迟和循环测试,直到INIT_B信号脚为高时止。根据设置的模式,采样模式设置引脚进入不同的配置状态。这些工作完成后,进入下一阶段。

  (3)装入配置数据阶段(如图3所示)

  在该阶段装入数据,每个时钟配置一位或一个字节,并进行循环冗余码( CRC)校验。如果出错,将INIT B引脚强行置低,并终止配置流程;如果检测通过,将进入一个流程阶段。

  (4)启动器件阶段(如图4所示)

  启动器件阶段的默认执行顺序为首先释放DONE引脚,利用外部所连接的上拉电阻使该信号呈现高电平:其次使能所有的输入/输出(LO)引脚,即保持设计所定义的信号状态,然后分别释放全局写使能信号(GWE)和全局复位信号(GSR),这些信号的处理顺序可以通过参数设置来改变。这些主作完成之后,器件将进入的工作状态。

配置存储器清除阶段流程

  图1 配置存储器清除阶段流程

初始化阶段流程

  图2 初始化阶段流程

装入配置数据阶段流程

  图3 装入配置数据阶段流程

启动器件阶段流程

  图4 启动器件阶段流程
  


  
上一篇:典型的系统同步应用的数据和时钟
下一篇:ISE的语言模板

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料