使用ChipScope Pro

时间:2008-09-11
  ChipScope Pro作为一个独立的模块可以单独执行,也可以在ISE 10.x工程管理器中运行。
 
  选择【开始】→【程序】→【Xilinx ISE 10.1】→【ChipScope】命令,可以分别运行Analyzer、Core Generator和Core Inserter模块,如图2-37所示。但在运行时,需手动指定设计文件。
 
  如果在ISE 10.x工程管理器中运行,将自动设置ChipScope Pro Core Inserter模块。所需的设计文件将会自动调入,并生成Bus/Signal Name Example Files(.CDC)文件,本节主要介绍这种设计方式。

运行模块图

  图1 运行ChipScope Pro模块

  注意:使用ChipScope Pro工具时,需要保证ISE 10.x设计工具设置合适的选项。

  (1)当使用XST综合工具时,需要使能【Keep Hierarchy】选项,以保持设计的层次结构,防止XST综合工具对所有层次的设计都进行优化.希望在插入ChipScope Pro内核时,不改变原有的网络和部件名称。如果没有使能保留层次属性,有可能重新优化后会在原有的部件中合并其他逻辑,并且网线的名称发生变化。
 
  ■选择【Edit】→【Preferences】命令,打开【Process Proponies】对讦框。
 
  ■打开【Processes】选项卜,并将参数改成【Advanced】,然后单击【Ok】按钮
 
  ■ 在【Processes for Source】窗口中右击【Swthesizc XST】选琐后没置属阵。
 
  ■ 在【SFffiesis Options】选lm卡中使能【Keep Hierarchy】选项如图2所示.

选项图

  图2 使能【Keep Hierarchy】选项
 
  (2)需要将器件的配晋模式设置成JTAG模式,将配置时钟设置成JTAG clock时钟。
   


  
上一篇:最纯的信号是频率标准用水晶振荡器
下一篇:AM/FM用标准信号发生器(SSG)

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料