Cadence Encounter 平台 与 SiP设计技术为STi7200双视频流HDTV机顶盒解码器提供高及时性首次成功出带
加州圣荷塞-2007年4月30日––Cadence设计系统有限公司(NASDAQ: CDNS)今天宣布Cadence Encounter数字IC设计平台与系统级封装(SiP)设计技术协助意法半导体成功完成业内首款65纳米高性能、双高清(HD)解码器STi7200,可应用于机顶盒、高清DVD(蓝光与HD-DVD双标准)和数字电视等数字消费产品中。该产品的成功研发巩固了Cadence作为高端65纳米系统级芯片(SoC)设计领域EDA合作伙伴的地位。
“Cadence与我们的设计团队紧密合作,确保Cadence高端数字及SiP设计技术能够解决这一设计问题,它是我们所承担的复杂的SoC设计。”意法半导体家庭娱乐及显示器部门研发总监Thierry Bauchon说,“结果使我们在2007年1月的消费电子展中公开的芯片能够准时投产,且功能运作正常,使我们在实验室得到样品的次月便可进行客户演示。”
“Cadence的65纳米设计层次化方法学使我们能够从概念平稳过渡到设计,甚至能够实现我们高性能DDR2界面的芯片封装协同设计。”Bauchon补充说,“这是一个非同寻常的任务,但Cadence的Encounter和SiP设计技术帮助我们实现了投片成功,并且DDR2界面在667MHz的目标规格下完全正常。”
这款新芯片公布于1月8日的消费电子展(CES),面向高速成长的数字机顶盒、数字电视和高清DVD播放器等市场,该芯片强调了当今消费电子市场中集成电路设计所扮演的日益重要的角色。意法半导体的全新双视频流高清(HD)解码器芯片STi7200是款能够同时解码两个高清视频流的芯片,为消费者的观赏和录制提供了多样化的选择。高度集成的SoC同时支持HD DVD和蓝光规格,是款采用65纳米工艺技术制造的此类器件,带来了低功耗和具有竞争力的价格。
该器件有超过500万个实例和740个I/O,也是意法半导体的产品线中复杂的芯片之一。初次测试在接收该器件早成型的芯片的几个小时内确认了该芯片的功能性。
“这一成就不仅展现了我们的高端数字设计和SiP技术的技术性,还突出了我们合作关系的宝贵价值,这是为客户的产品实现数字内容的主要促进因素。“Cadence设计系统公司营销副总裁Craig Johnson说,“这是一个面向大批量消费电子的、高性能设计,说实话,它的风险真的很高。通过我们的合作关系,Cadence设计解决方案能够提供卓越的产品,同时大幅缩短开发周期。”
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。