Hydra 可被用于第三方的流程,也可与微捷码的Talus集成电路实现系统相整合。当用于与Talus Design 或者 Talus Vortex 相关联时,Hydra 能够在同一个数据模型内实现从原型生成到实施的无缝整合。Hydra 与微捷码公司的封装相关的芯片规划解决方案RioMagic无缝整合在一起时,能够更早地同时考虑芯片外围和倒装封装来决定I/O规划和布局,并能实现芯片级完全满足设计规则校验的45度RD布线。
Uniquify 公司总裁兼执行官Josh Lee 表示说:“目前,在我们所实施的复杂的数百万门片上系统设计(SoCs)中,绝大部分都包括很多宏模块。”他继续强调:“在传统的工具中,宏构图以及布局是相当耗时的手动过程。而Hydra的自动宏构形和布局功能能够极大地缩短完成该项任务以及整体布局规划的时间,帮助我们达成超越客户期望的目标。”
微捷码公司设计实施事业部总经理Kam Kittrell评论道: “随着集成电路设计在规模以及复杂度方面的持续增长,手动的布局规划以及层次化的设计技术必须通过自动的解决方案得以加强,”他进一步表示: “通过的自动化水平、物理优化和分析能力,Hydra实现了一个开放的系统,能够生成高品质的布局规划,使得Hydra成为了现今的设计师们必备的工具。”
籍由一系列的Hydra功能,设计师们能够管理数百万门设计的复杂性,以及可靠地实现时序收敛:
完善的层次化方法通过自动化的布局规划、分区以及时序预算来支持自底向上的基于功能块的流程、自顶向下的黑盒子流程以及混合的自底向上/自顶向下流程。
利用由门级电路、RTL、宏、黑盒子模块以及GlassBox模块混合组成的网表有可能完成早期的设计规划。通过快速的原型设计反馈细化布局规划、设计和时序约束。
自动的层次化管理、物理分区、宏布局以及软功能块构形不仅节省了大量的运行时间和手工工作,同时也实现了更好的时序、面积以及结果质量。
当需要改变逻辑层或者物理分区的大小和形状时,Relative Floorplanning Constraints(关联布局约束)消除了手工干预部分的工作。
利用和Talus 集成电路实施平台相同的布局、时序、布线以及分析引擎,确保了可预测性极高的流程。
基于微捷码的统一数据模型,Hydra 消除了不必要的、有可能导致错误的,以及耗时的文件传输,确保了生产力,实现了易用性。
Hydra 目前已经正式面市,可以单独使用,或者与微捷码的流程整合在一起。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。