FIR滤波器中的再定相流水线乘法器

时间:2008-12-16

  有时,个别系数要比其他所有系数的流水线延迟都多。我们可以用f[n]z-d来模拟这种延迟。如果我们现在加上一个正延迟:

106-3 拷贝.gif

  两个延迟就可以相互抵消了。将此转换成硬件形式就意味着对于直接形式的FIR滤波器,我们必须使用寄存器前面第歹个位置的输出。

  这一原则如图(a)所示。图(b)给出了具有两个延迟的再定相流水线乘法器的一个示例。

再定相FIR滤波器

  图 再定相FIR滤波器
  欢迎转载,信息来源维库电子市场网(www.dzsc.com


  
上一篇:无线网卡系统软件设计
下一篇:作为状态机的分布式算法滤波器

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料