16×16位定点数加、减法模块设计思路

时间:2008-11-25

  程序实现两个16×16位有符号数加<减运算,其和或差用一个16位数表示。在子程序中,减法是通过对减数求补后再与被减数相加来实现的。因此,当程序从D_sub进入子程序时为减法,当从D_add进入子程序时为加法。

  子程序的入口条件和出口条件如下。

  入口条件:16位被加数/被减数存放在ACCBHI、ACCBL0中;

  位加数/减数存放在ACCAHI、ACCALO中。

  出口条件:16位和/差存放在ACCBHI和ACCBLO中。

  



  
上一篇:交流电压测量模块的程序设计
下一篇:RS-485接口简介

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料