下面我们来看看闪速存储器读周期的时序。基本的存取方法的思路如图所示。
图 闪速存储器的读操作
将希望访问的地址提供给A0~A16,一旦瓦、醌效(低电平),则由闪速存储器开始读出数据(因为是读操作,所以WE保持高电平)。
数据在何时被确定是由地址.CE.OE各自确定后的延迟时间(存取时间)规定的,是由迟的时间确定数据的。
例如,Am29F010A-55由地址及GE的存取时间为55ns,由“的存取时间为30ns。如果地址确定了的同时,CE、OE同时有效,则55ns后将出现有效数据;在地址确定、CE一直有效的稳定状态时,只要OE有效,则30ns后数据确定。
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。