滤波器ΔΣ ADC实例

时间:2008-11-17

  为便于说明,假设△∑ADO的输人为常数J(r)=8,且=1。设积分器以滑动平均FIR为模型,其冲激响应h[k]=(1/4)[1,1,1,1]。进一步假设输出数字低通滤波器是一个累加器。推断△∑ADO从复位状态开始的响应。

  解 跟踪Δ∑ADC的响应,其结果列于表1 。可以看到初呈现较大误差(捕获期),经反馈环路误差缩小。收敛后只有很小的误差,只需简单的±△V校正,如图1所示。

  表1  ΔΣ ADC实例

  图1 △Σ ADO捕获与收敛

  欢迎转载,信息来自维库电子市场网(www.dzsc.com


  
上一篇:滤波器△Σ ADO的结构
下一篇:UV-EPROM的单元结构

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料