厚膜和薄膜电阻器

时间:2008-11-10

  厚膜电阻器的制作是在陶瓷基片上用丝网印刷法沉淀调配好的黏膏。本质上,这是一种“累加法”沉积材料,包括连接端都加到基片上。另一方面,薄膜电阻是用“减去法”工艺。金属化层溅射到基片上,用腐蚀法把金属化层制成所需要的形状。

  薄膜电阻工艺是光刻法,与厚膜电阻相比,可以获得很高的和较好的温度特性。然而厚膜电阻的额定功率更高,也更便宜。

  表1面贴装的厚膜和薄膜电阻的标准尺寸利额定功率见表1和图。

表面贴装膜电阻器的尺寸和额定功率

  表1 表面贴装膜电阻器的尺寸和额定功率

表面贴装膜电阻

  图 表面贴装膜电阻

  除了表面贴装形式,厚膜和薄膜电阻也可以有其他封装形式(如轴向引线封装),但在中等或低功率应用中还是推荐使用表面贴装形式,因为其寄生效应,封装也。

  膜电阻的标准值在表2中列出。电阻值用四个数字表示,其中前三个是有效数字,从表格中选取,第四个数字(没有写出)表示“0”的个数。表中的黑体字特别对应于1%标准的元件值,所有列出的数值都有0.1 %、0.25 %和0.5%的容差。

膜电阻器的标准元件值

  表2 膜电阻器的标准元件值
  


  
上一篇:固定电阻器
下一篇:金属膜电阻

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料