SYNPLICITY为 HAPS ASIC 原型设计系统增添新成员HAPS-51

时间:2007-09-28
  Synplicity宣布又为 HAPS (High-performance ASIC Prototyping System) 产品系列增添新成员 HAPS-51。HAPS-51采用业界的FPGA 阵列 Xilinx Virtex?-5 LX330 和板上存储器,加快了 ASIC 验证的速度。先前的 HAPS 系统在存储器存取方面采用子板,而的 HAPS-51 则采用位于板上并靠近 FPGA 器件的存储器。因此,HAPS-51 系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的 SoC 设计的开发时间。HAPS 系统是 Synplicity 功能强大的 Confirma 全速 ASIC/ASSP验证平台的。

  HAPS-51 系统采用模块化的可延伸架构,提供了专为满足 SoC 设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有 HAPS 系统一样,HAPS-51 也采用HapsTrak 标准,这是一系列有助于确保前后代 HAPS 主板间及子板间进行互连与扩展的引脚布局和机械特性标准。FPGA 与板上 DDR2 存储器模块紧密相连,可实现灵活高速的存储器存取,这使 HAPS-51 成为适合所有 SoC 设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有 HAPS-50 系统一样,HAPS-51 也采用可编程时钟发生器,支持监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的ASIC、ASSP 或 SoC 设计。

详情请访问:https://www.synplicity.com。





  
上一篇:Linear推出CMOS运算放大器LTC6081和LTC6082
下一篇:赛灵思为SPARTAN-3系列提供DDR2-400接口支持

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料