集成电路设计滞后现象

时间:2007-04-29

随技术进步,建厂费用呈指数增加,这时必然出现两种趋向:
各相关公司联合建厂
IBMInfineon与UMC的联合
将更多业务交给Foundry,降低成本
Motorola已经表示到2001年,将有50%以上的产能需从外部提供
日本Kawasaki公司取消他们计划建设的0.18m的工厂,代之以与Foundry的合作

制造集成电路的掩膜很贵。根据SemaTech,“一套130nm逻辑器件工艺的掩膜大约需75万美元,一套90 nm的掩膜将需160万美元,一套65 nm的掩膜将高达300万美元”。然而,每套掩膜的寿命有限,一般只能生产1 000个晶圆。工艺线投资的高成本和设计能力的普遍落后,导致多数工艺线走向代工(代客户加工,Foundry)的经营道路;电路设计、工艺制造、封装的分立运行为发展无生产线(Fabless)和无芯片(Chipless)集成电路设计提供了条件,为微电子领域发展提供了条件。



  
上一篇:高斯电子束曝光系统
下一篇:集成电路历史回眸

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料