大多数设计人员都使用运算放大器和 1% 公差的分立电阻器制作电平移位器。分立电阻器失配会将运算放大器的 CMRR(共模抑制比)限制在 40 dB以下,所以你就不能在要求CMRR很高的电路中使用运算放大器。差分放大器包含精密匹配的内部电阻,所以诸如INA133 等IC均能很容易地达到大约 90 dB的CMRR。只要微调内部的匹配电阻,它们均具有这样高的 CMRR。假定图 1所示电路的每个输入端都有相关噪声电压(VN1、VN2和VNREF)。放大器电路的传输函数是VOUT=(VREF+VNREF)+(VIN2+VN2)-(VIN1+VN1)。要注意基准电压使单一的输出信号或差分输出信号发生电平移位。一旦发生这种电平移位,你可能会将注意力转到消除噪声上来。只要精心布线,只要将信号差分耦合到差分放大器输入端,就能使信号输入端的噪声相等(VN1=VN2)。输入噪声是共模信号,因此差分放大器能限度地予以抑制(通常可抑制 90dB)。这时,VOUT=VIN2-VIN1+VREF+VNREF 。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。