用Protel99SE实现脉冲电路的仿真

时间:2007-04-19
摘要:针对Protel99SE的数字电路模型不适用于脉冲电路仿真的缺陷,通过实例论述了用创建子电路模型和创建层次式模块电路来实现脉冲电路的仿真测试。

    关键词:电子设计自动化 Protel99SE 仿真 子电路 层次式电路

Protel设计系统作为电子设计自动化(EDA)软件中的佼佼者,一直受到广泛的欢迎。Protel99SE是Protel公司2000年推出的版本,内部集成了功能强大的模数混合仿真器,采用Spice仿真内核,含有丰富的器件模型库,能快速简便地实现大部分模块电路和数字电路的仿真[1~2]。且仿真结构十分,提高了电路设计的效率和效益。由于Protel99SE的数字电路(门电路)模型没有采用Spice模型,而是采用类C语言(Digital Sim code)编写,它只注意到电路的输入与输出逻辑电平值,而对门电路的输入输出阻抗考虑不够,从而导致这些模型不适用于输入、输出电流较大的数字电路的仿真。在脉冲电路中,由门电路构成的对称式多谐振荡器和微分型单稳态触发器等电路的输入、输出电流都较大,如果直接调用仿真库内的器件设计这些电路并进行仿真,结果将的失败的。然而,Protel99SE提供了开放的仿真器件库维护护环境,用户可创新器件模型,它还支持层次式电路的设计与仿真。基于这两点,笔者探索出两种适合于脉冲电路的仿真方法,其结果是令人满意的。

1 创建门电路的子电路模型

直接调用仿真库内的器件导致仿真失败的原因是Protel99SE仿真库内的模型不能完整和全面地描述电路的性能。为此,有必要为门电路建立符合要求的子电路模型。下面以TTL电路中的四二输入与非门T1000为例,介绍子电路模型的建立步骤和方法。

步,按图1画出门电路的内部结构。根据所选器件的有关参数(如门电路的延迟时间、功耗等)选取三极管及电阻等元件,画面子电路图。其中多发射极三极管用两个三极管Q1和Q2并联代替,Rx是为了避免电气规则检查(ERC)出错而设置的,若短路Rx,则在进行电气规则检查时会出错信息,但并不影响仿真。

第二步,在电路中标出有关节点。如图1中的a、b、c、d、e五个节点。

第三步,创建器件电路符号并完成相关工作。Protel 99 SE仿真器件的电路符号、参数、管脚等信息存放在Design Explorer99SE.ddb仿真元器件库中。Protel99SE的仿真器将在此读取器件的有关信息。需要做的工作有如下几项:

(1)创建仿真元件库文件。打开数据库文件Design Explorer 99 SE.ddb,创建新文件T1000.Lib。

(2)画元器件符合并为器件命名。打开文件T1000.Lib,进入元器件符号编辑界面,单击右键,用Tools-Rename Component将器件命名为T1000。画面T1000的电路符号,并编排好引脚,用Tools-New Part创建四个子件1/4、2/4、3/4、4/4。各个子件的引脚排列与74LS00相同,即在一个封装内集成四个与非门,如图2所示。

(3)在Browse schlib页面,单击Description按钮,并切换到Designator页面,在Default区域中填入放置器件的缺省名称"U?",在Designator域中填入TTLGATE,在Foot Print 1域中填入Dip14。再切换到Library Fields页,为Text Field 1-Text Field 5各个区域填写如下相应内容:

Text Field 1:Type=SUBCKT(X);此域定义T1000为子电路。

Text Field 2:model=T1000;此域将此子电路的模型名定义为T1000。

Text Field 3:file={model_path}.ckt;此域指出模型文件存放的路径及文件名。

Text Field 4:pins=1:[1,2,3,14,7]2:[4,5,6,14,7]3:[10,9,8,14,7]4:[13,12,11,14,7];此域定义各子件的管脚分配及管脚排列顺序。引脚排列顺序必须与模型文件中子电路定义语句所定义的节点排列顺序相对应。

Text Field 5:netlist=%D%1%2%3%4%5%M;此域包含Spice网络表的网络数据。其含义可参见参考文献[4]~[5];该页的其余区域可不填。Part Field Name项不用设置。

第四步,创建器件模型文件。

Protel 99SE的模型文件存放在Design Explorer 99 SEModel.ddb仿真文件中。首先在此数据库中创建文件夹TTLGATE,再创建文件T1000.ckt。Spice语言规定子电路的扩展名为ckt。根据图1按Spice模型文件规范编写此文件是一种较烦琐的事情,未能体现Protel的优点。下面介绍一种简便方法:将图1中的节点e的标号"e"去掉,并在此节点上放置接地符号(0),单击Simulate/Create Spice Netlist按钮,系统会自动生成Spice网表文件T1000.nsx。将文件中的注释行和命令行删除,将节点0改为节点e,在文件的前面添加一行子电路命令语句:.SUBCKT T1000 a b c d e,将文件的一句由.END改为.ENDS T1000(子电路结束语句),将此文件内容复制到新建的子电路模型文件T1000.ckt之中。得到的新器件的模型文件如下所示:

修改后的模型文件需重新启动系统才能生效。

通过以上几步即建立了可用于仿真的新器件T1000(T1000系列四二输入与非门),用同样的方法可创建其它门电路及其仿真模型。

2 用新建的器件模型仿真调试对称式多谐振荡器

由与非门构成的对称式多谐振荡器如图3所示。图中的与非门T1000就是新建的器件。电路的绘制必须符合Protel99SE仿真电路图的规范。

    在仿真设置对话框中选择仿真类型(瞬态分析)并完成仿真步长(尽量小一些为好)及收集信号等设置,单击RUN按钮,得到仿真结果如图4所示。由图可测出振荡周期约为98.768μs(启动测量光标测量),与理论计算及硬件实验结果相符,其它指标也与理论分析及硬件实验结果相符。

    新建的电路模型不仅可用于脉冲电路的仿真与调试,它同样适用于组合电路和时序电路的仿真与测试,比Protel99SE仿真库中的门电路模型有更广泛的适用性。当然,模型的对仿具的有较大的影响,要提高,则要对子电路进行测试并调整元件及参数使之满足要求。

3 用层次式电路仿真脉冲电路

Protel99SE具有创建层次式电路的功能,下面以微分型单稳态电路为例介绍用层次式电路图仿真脉冲电路的方法与步骤。

    (1)按图5、图6、图7创建层次式电路和次级电路,完成单稳态电路的设计。在设计过程中,上层电路及下层电路的节点必须标出网络标号,且网络标号应与端口名称相同;各次级电路的元件序号不能重复;各电路图的图号必须设置为不同的值(在Document options菜单中,选择Organizition标签页进行设置),否则,进行电路规则检查(ERC)时会错误,如没有设置图纸号时的错误为#1 Error Duplicate Sheet Numbers 0 *.sch And *.sch。当然,有些错误的存在并不影响仿真(如#1错误)。有关键立层次式电路的详细介绍请参阅参考文献[3]。

(2)设置激励源的属性。激励脉冲的幅度应符合TTL电平规范,AC和DC属性及相应延迟可不设置;上升时间(Rise Time)、下降时间(Full Time)、延迟时间(Delay Time)必须设置为大于0的值,否则仿真失败;激励脉冲的周期必须根据电路输出的脉冲宽度Tw及电路的恢复时间Tre决定,其值必须大于电路的分辨时间。

(3)设置好仿真类型(瞬态分析)、仿真步长和仿真时间等选项,并选取要观察的信号。

    (4)单击Simulate/Run按钮,得仿真波形如图8所示。由图8可见,输出脉宽为Tw=7.0013μs(启动测量光标测量),这与理论分析及硬件实验结果相同,各点波形也与理论分析及硬件实验的结果相同。

层次式电路仿真脉冲电路的方法同样适宜于其它电路的仿真。

图8 微分型单稳态触发器的瞬态仿真波形

    上述两种方法各有优缺点,用子电路模型仿真的方法适用于器件被重复多次调用的情况,有一劳永逸之感;缺点是建模较烦琐。层次式电路仿真的方法的优点是只需画出电路图而不需创建电路模型,其缺点是次级电路不能被重复使用,若要重复调用次级电路,则必须先将重复性层次式电路转化为一般性层次式电路[6]。实验表明,用上述两种方法不仅能较好地实现脉冲电路的仿真,也能用于其它数字电路和数模混合电路的仿真与调试,且仿真结果的误差极小,能较好地指导电路设计和实验。上述两种方法也存在一点不足之处,那就是电路的传输延迟时间TPLH较长。可仔细调整三极管等元件的参数,从而减小延迟时间,使用时必须加以注意。


  

参考文献:

[1]. Protel99SE datasheet https://www.dzsc.com/datasheet/Protel99SE_1136674.html.
[2]. TTL datasheet https://www.dzsc.com/datasheet/TTL_1174409.html.
[3]. 74LS00 datasheet https://www.dzsc.com/datasheet/74LS00_798572.html.
[4]. Dip14 datasheet https://www.dzsc.com/datasheet/Dip14_1113917.html.


上一篇:多分辨率图像实时采集系统的FPGA逻辑设计
下一篇:基于FPGA的直接数字频率合成器的设计和实现

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料