Mentor GraphICs公司近日宣布在其版本的HDL Designer Series工具中增加了一种同步设计检验和创建环境。该HDL Designer Series环境能为ASIC和FPGA提供效率的HDL设计解决方案,适用于个体工程人员和大型设计团队,并有助于缩短开发周期和反工时间。
基于上述功能,HDL Designer完全集成了业界高速HDL设计检验引擎,可用于实现优化的实时和同步设计。该版本组件还支持SystemVerilog及Property Specification Language(PSL)等先进设计和验证语言,并通过Adobe Systems的Scalable Vector Graphics(SVG)输出提供扩展文档。
新版HDL Designer Series现已面市,固定节点授权的版本售价为6,400美元,非固定节点授权版本售价为9,600美元(以上仅供参考)。该软件兼容所有主流操作系统且易于使用(目前支持的操作系统包括Linux Redhat/SuSE、Sun Solaris、HP-UX及Windows 2000/XP/NT 4.0)。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。