新型West Bridge外设控制器(Cypress)

时间:2007-12-13

  赛普拉斯半导体公司(Cypress)推出一款具备多层单元(MLC)NAND闪存支持能力的新型West Bridge™外设控制器,可为设计者采用成本、密度的闪存存储器提供支持。这款West Bridge Astoria™控制器支持16个MLC NAND闪存设备,而MLC NAND闪存与相同存储密度的单层单元(SLC)NAND闪存相比,其成本降低了三倍。

  新款控制器提供了与West Bridge Antioch™控制器相同的业界的高速USB数据传输性能。Astoria控制器通过一个可配置型多媒体存储器接口以及灵活的处理器接口增加了此项性能,方便了与各种嵌入式处理器和大容量存储设备的连接。这些新特色让Astoria控制器能够连接任何嵌入式处理器或DSP,为各类新型应用带来MLC NAND支持能力,其中包括便携媒体播放器(PMP)、无线网卡、收发器(dongles)、便携导航设备(PND)、数码相机、POS终端以及其它许多应用。

  通过将嵌入式处理器完全从USB和存储器管理负荷中解放出来,West Bridge Astoria外设控制器节约了至关重要的处理器资源,并地提高了数据传输性能。这款控制器产品标志着赛普拉斯的快速交叉编码N-Xpress™多层单元NAND闪存控制技术的初展身手,这项技术具备了静态磨损均衡控制、坏区块管理以及4位ECC(纠错编码)特色,可支持多16个SLC/MLC NAND设备。通过对存储器端口的配置,设计者可以多选择2个SDIO设备,例如蓝牙、WiFi、GPS和SD卡,从而让Astoria成为数据存储卡和收发器类应用的理想控制器。Astoria还支持其它类型的存储器,这些存储器包括了高容量安全数字卡(SDHC)v. 2.0、多媒体存储卡++ (MMC+) v. 4.2、符合CE-ATA标准的HDD,以及各种类型的受控型NAND。它可通过灵活的处理器接口与绝大多数嵌入式处理器连接,为Antioch的伪CRAM接口添加了更多的接口,如异步SRAM、ADMUX(地址数据复用)、SPI(串行外设接口)以及NAND接口。

  West Bridge Astoria控制器的特色包含多27个可编程通用输入输出(GPIO)引脚和16个USB端点。这款产品采用了小巧的100-ball VFBGA封装,尺寸仅为6 mm x 6 mm,引脚间距0.5-mm。此外,Astoria还支持19.2 MHz和26 MHz等手机频率作为时钟输入,从而无需再多配置1个晶振芯片。

  新款West Bridge Astoria外设控制器目前推出的样品提供了SLC NAND支持(CYWB0224ABS-BVXI)和MLC NAND支持(CYWB0224ABM-BVXI)。本款产品预计将于2008年第1季度批量供货。



  
上一篇:赛普拉斯发布两款新型PSoC CapSense电容感应方案
下一篇:恩智浦一代低VCEsat晶体管功率损耗可减少80%

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料