AVR32 UC内核采用了三级管线型Harvard架构。该架构的专门设计可优化片上闪存的指令存取。它是该行业将单周期读写静态存储器(SRAM)与一个直接的CPU接口整合在一起的内核,这个CPU接口绕开了系统总线以实现更快的执行、周期决断以及较低的功耗。AVR32 UC内核与其前身AVR32 AP共享相同的指令集架构(ISA),其中有220多个非模态指令可作为16位压缩指令和32位扩展指令使用。指令集架构拥有极细微的位元处理功能,以控制片上外围设备和通用输入输出(GPIO)以及定点DSP算法,如单循环小数饱和乘法及累积算法。事件处理系统可支持优先中断、不可屏蔽中断以及内部异常等事件,其中断反应时间长为16个时钟周期。
AVR32 UC3A系列整合了许多与Atmel基于ARM的微控制器相同的外围设备,其中包括外围DMA控制器、多层高速总线架构、10位模拟数字转换器(ADC)、2个串行外围接口(SPI)、同步串行接口(SSC)、双线接口(I2C兼容)、4个通用异步收发器(UART)、3个通用计时器、7个脉宽调制器以及一整套监控功能。
10/100-Mbps IEEE 802.3标准以太网MAC可实现设计能通过互联网协议堆栈进行通讯的联网的植入式系统。USB 2.0全速(12Mbps)接口提供了一种方法,可通过各种USB手段(如:针对串行数据通信的人机接口设备,或针对更大规模数据传输的大容量存储器)与如今的PC架构进行通信。UC3A USB外围设备的OTG功能借助USB闪存盘、指点设备或打印机等标准USB设备的支持,在以PC为中心的环境中提供了进一步整合的机会。
外部总线接口将可寻址的物理内存扩大到16M字节。其非多元的16位数据总线能够连接到高密度外部静态存储器、同步动态随机存储器(SDRAM)、只读存储器(ROM)、闪存设备以及液晶显示器或现场可编程门阵列(FPGA)等存储映像设备。
UC3A系列微控制器拥有一个6层高速总线矩阵,该矩阵使总线主外围设备能够以66MHz的频率和264M字节/秒的快速度同时访问任何总线从设备。这些总线主设备为AVR32 UC数据和指令接口、15通道外围DMA控制器以及几种高速外围设备,如以太网MAC和USB。总线从设备为片上SRAM和闪存存储器、USB、2个外围总线桥以及外部总线接口。
面市与定价
配有EBI的AT32UC3A0512现以144针脚的QFP封装推出,而不带EBI的AT32UC3A1512则以100针脚的QFP封装推出。这两种产品10,000件起订的单价分别为8.16美元和7.43美元。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。