Cadence推出基于空间的全芯片和模块布线解决方案

时间:2007-12-12
  Cadence设计系统有限公司宣布推出基于空间的、全芯片和模块布线解决方案,Cadence Precision Router面向混合信号、模拟与定制数字设计,为实现设计性能闭合并更快实现量产,它允许设计者在设计过程中制造相关的效应建模。  

  复杂的互连规则,包括在65和45纳米设计中的这类问题,给传统基于形状和网格布线器的物理建模能力带来了极大的挑战。Cadence Precision Router采用了基于三维空间的建模方式来分析真实形状和物理空间干扰,以应对因日益增加的设计规模和不断缩小的工艺尺寸而导致的设计复杂性。相比基于形状的方法,Cadence Precision Router采用的模型在创建、检验和处理互连时具有更高的准度、和灵活性,并简化了设计与制造的融合。  

  据介绍,Cadence Precision Router可与Virtuoso定制设计平台无缝结合,提供具有高增量交互式和自动布线能力的层次化、约束驱动设计的闭合环境。该架构可以结合电气性能指标来优化分层和优选的制造规则,帮助设计者在短时间内取得高品质的设计成果。经过硅验证的Cadence Precision Router的结果显示,在性能和容量方面获得了指数级的提升。另外针对在的工艺节点中普遍存在的大规模设计,Cadence Precision Router还具有多线程布线能力以加快设计周期。  

  “与我们之前采用的设计方法相比,Cadence Precision Router缩短了闭合时间。” IBM公司微处理器和系统技术开发副总裁Mark Papermaster表示,“利用这套解决方案中的分层约束系统,我们已经能够处理复杂的制造和高性能的设计约束,并取得高品质的成果。 作为Cadence下一代基于空间的互连系统的早期合作伙伴,我们已经看到为可制造性设计和高成品率设计的互连优化和创建提供单一平台的重大意义。有鉴于此,我们已经在65纳米和45纳米微处理器的设计中采用了Cadence Chip Optimizer和Cadence Precision Router。”  

  随着工艺尺寸的不断缩小,设计者必须顺应不断演变的设计规则,满足电气性能指标,管理持续增长的设计规模,甚至还要进行布线后的极为耗时的手工调整。为了应对这些挑战,Cadence Precision Router提供了无网格的、基于三维空间的布线架构。这种解决方案克服了基于形状的布线器在性能和容量上的局限,以及基于网格的布线器在准确性和灵活性方面的局限,允许设计者为制造工艺和设计约束建模,用于设计过程的前端以获得控制和优异结果。Cadence Precision Router还具备混合信号布线、增量式核内电气分析,以及可制造性设计和高成品率设计优化等特性,特别适用于高性能模块级和全芯片设计。  

  Cadence Precision Router和Cadence Chip Optimizer均建立在Cadence的“Catena”技术孵化器项目中研发出的创新技术之上,并可以广泛应用于各种不同的设计类型和工艺节点。通过在设计流程中采用Cadence Precision Router, 集成器件制造商IDM已经在消费、商用以及计算市场实现了45纳米节点的流片(tapeouts)。  

  “工艺的可变性,日益复杂的设计规则,光刻和化学机械抛光所产生的制造效应已成为设计中需要考虑的首要因素。”Cadence研发部门的技术官Ted Vucurevich表示,“为了处理这些问题,我们为Cadence Precision Router开发出了一种全新的架构化方法,使得物理、电气和逻辑视图都能够同时呈现在设计者面前。这种方法是融合的基石,为设计者实现未来更设计布线所要求的高品质结果、高容量,以及高通过率铺平了道路。”  

  Cadence Precision Router是Cadence日益扩大的设计与制造闭合技术家族的一部分,帮助设计者在整个设计流程中处理设计性能以及制造与成品率等问题。Cadence Precision Router基于业界标准的OpenAccess开放式数据库,可以与Virtuoso定制设计平台进行无缝连接,并与Encounter数字IC设计平台形成互补。 

  
上一篇:ST发布首款6位单片电平转换器 用于手机存储卡
下一篇:TI推出可提供10Gbps串行RapidIO的DSP样片与新型EVM

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料