赛灵思推出首款667Mbps的DDR2SDRAM接口解决方案

时间:2007-12-12
  赛灵思(Xilinx)宣布,推出基于Virtex-4 FPGA的667Mbps DDR2参考设计。据称,该参考设计提供了FPGA业界带宽、可靠的内存接口解决方案。赛灵思DDR2-SDRAM接口采用了创新的Virtex-4 ChipSync技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期。

    Virtex-4 FPGA将臆测清除出内存接口设计,使系统设计师能够为的667Mbps DDR2 SDRAM等内存技术构建可靠的高性能接口。赛灵思内存解决方案使用美光科技(Micron)和三星等行业领导厂商的内存器件进行了验证,包括新型667Mbps DDR2参考设计。

    “赛灵思与美光科技拥有共同目标,就是为无论是成本还是性能的众多应用验证并提供市场的内存解决方案,”美光系统内存集团先进技术与战略营销执行总监Terry Lee说。“Micron DDR2-667 DRAM与Virtex-4 FPGA相结合,可为客户提供比以前市场上带宽更高的内存解决方案。”

    布线、工艺、温度和电压变化会造成数据与时钟信号之间产生扭曲,而这种扭曲在设计时无法进行正确估计,ChipSync技术通过对这些变化进行补偿,简化了内存接口的设计。这种独有特性减轻了设计后调整工作,大大改善了设计周期和整体系统可靠性。实验结果表明,Virtex-4 FPGA 还提供了高速内存接口设计中业界的信号完整性。

    据介绍,用户友好的Memory Interface Generator软件工具可以支持任何器件/封装组合,为系统设计师提供了更大的灵活性,使他们能够轻松实现设计的个性化。该参考设计为Verilog或VHDL形式,采用了模块化方法来清楚地提供物理层、用户接口和控制器块。



  
上一篇:卓联ZL38005语音处理平台噪声衰减能力高达20dB
下一篇:美信电源IC能为LCD面板进行多路供电

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料