这一基于PLL的低压CMOS(LVCMOS)时钟发生器包括XRK69772、XRK69773、XRK69774和XRK697H73。XRK6977x系列能够由单一时钟信号源产生不同bank频率比和输出/输出频率比。它通过采用锁相环(PLL)电路将其输出频率锁定至输入参考时钟而实现。然后,在反馈路径的驱动器确定压控振荡器(VCO)的频率。另外,每个分离的输出bank可以单独划分压控振荡器输出频率。
该产品系列接受石英振荡器输入或两个LVCMOS兼容输入作为输入参考时间源。XRK697H73接受PECL或两个LVCMOS输入之一,XRK69772、XRK69773和XRK697H73可以在3个参考输入之间选择。
XRK69772、XRK69773、XRK69774和XRK697H73采用52引脚LQFP封装。时钟发生器现有供货,10,000只起供,价格为3.82美元。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。