CADENCE数字IC设计平台助创意电子完成台湾65纳米芯片设计

时间:2007-11-29
  Cadenc宣布创意电子Global UnIChip Corporation完成了台湾个65纳米器件的成功出带。此次65纳米出带的成功进一步加强了GUC服务于客户的先进技术能力。GUC使用了CADENCE Low-Power Solution和SoC Encounter GXL RTL-to-GDSII系统来完成此次出带。

  “以65纳米工艺技术为目标是当前半导体设计的潮流,”GUC公司总裁兼运行官(COO)Jim Lai表示,“成功达到目标需要紧密集成的设计环境和自动化的低功耗设计方法学。GUC具有先进工艺设计的全面专门技巧,采用了Cadence Low-Power Solution和Encounter 平台来进行该超过1千万门的低功耗设计,7周内就完成了实现,从而帮助GUC的客户获得了明显的上市时间优势。”

  本次GUC出带涉及预定面向生产的一项定制设计。GUC采用了Cadence的SoC Encounter系统、Encounter Conformal技术和具有SI意识的CeltIC纳米延迟计算器来设计该芯片。利用SoC Encounter GXL面向

成品率的设计特性和可制造性能力,加上虚拟CMP和关键区域分析工具,GUC获得了品质更佳的结果。

  GUC在该项设计中使用的许多工具也是Cadence Logic Design Team Solution的一部分,它使用包涵设计和验证的集成和整体方法,通过从计划到闭合的管理和逻辑签收,帮助逻辑设计团队提高了进度可预测性。这代表了Cadence整体策略的另一项可交付部分,为特定的工程师团队提供量身定制的解决方案。



  
上一篇:Avago面向固态照明应用推出高亮度3W高功率LED发光器
下一篇:安捷伦新一代综测仪E6601A上的cdma/1xEv-Do校准应用

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料