Synplicity为HAPS ASIC原型设计系统增添新成

时间:2007-11-29

    创新型IC设计与验证解决方案供应商Synplicity有限公司日前宣布为HAPS(High-performance ASIC Prototyping System)产品系列增添新成员HAPS-51。HAPS-51采用FPGA阵列Xilinx Virtex-5 LX330和板上存储器,加快了ASIC验证的速度。先前的HAPS系统在存储器存取方面采用子板,而的HAPS-51则采用位于板上并靠近FPGA器件的存储器。因此,HAPS-51系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的SoC设计的开发时间。HAPS系统是Synplicity功能强大的Confirma全速ASIC/ASSP验证平台的。

    HAPS-51系统采用模块化的可延伸架构,提供了专为满足SoC设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有HAPS系统一样,HAPS-51也采用HapsTrak标准,这是一系列有助于确保前后代HAPS主板间及子板间进行互连与扩展的引脚布局和机械特性标准。FPGA与板上DDR2存储器模块紧密相连,可实现灵活高速的存储器存取,这使HAPS-51成为适合SoC设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有HAPS-50系统一样,HAPS-51也采用可编程时钟发生器,支持监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持众多尺寸的ASIC、ASSP或SoC设计。

    Synplicity负责硬件平台部的总经理Lars-Eric Lundgren指出:“我们直接响应于客户的需求,设计了存储器与FPGA直接相连的HAPS系统。HAPS-51系统的独特特性结合Synplicity的FPGA综合技术与调试软件为设计小组提供了一款出色的解决方案,从而可满足当前、复杂设计方案的验证需求。”

    关于HAPS

    HAPS(高性能ASIC原型设计系统)是一款基于FPGA的高性能、高容量ASIC原型设计和仿真系统。HAPS是一种模块化的系统,采用多个FPGA主板以及标准或定制子板,可以多种方式叠加。标准子板的功能丰富,其中包括视频处理;支持多种类型的存储器;可接口于以太网、USB、PCI Express以及ARM代码模块。

    关于Confirma

    Synplicity的Confirma平台是一款高度集成、简便易用、综合而全面的全速ASIC/ASSP验证工作流程,能显著加速ASIC、ASSP以及SoC设计的功能验证。Confirma平台包括Certify多FPGA实施工具、HAPS以及采用TotalRecall技术的Identify Pro可视化和调试软件。上述工具相互配合使用,将实现目前高性能的ASIC和ASSP验证平台。



  
上一篇:国半推出LMP7731单组装与LMP7732双组装高运算
下一篇:Atmel推出ASK/FSK收发器评估工具包Wireless

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料