TI可编程时钟乘法器抖动性能改善3倍..

时间:2007-11-24
   德州仪器宣布推出一款时钟乘法器,集成三个片上锁相环(PLL)组件,据称可将现有解决方案的周期抖动降低多达70%。该器件的6个输出中每个输出都可以在电路内或在操作期间针对300MHz以上的任何时钟频率进行编程。TI称,其高灵活性能简化设计过程,节省系统成本,帮助设计人员满足高性能通信应用新标准的要求,如无线基站、电信或数据通信设备。 

    这三款CDCE706 PLL基于TI的射频(RF) Silicon Germanium工艺开发,可以接受晶振、LVCMOS或差分输入,并可利用单个时钟源产生6个时钟信号。利用片上EEPROM技术,设计人员可以编程并把器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线SMBus接口对输出进行动态地重新编程。 

    通过提供低于60psec周期抖动的同时对设计过程进行简化,CDCE706有助于加快产品上市速度。用户只需定义输入/输出频率或分割器(pider)设置,后者可以自动设置PLL参数。 

    新器件具有灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制以及2.3~3.6V可变输出电源。另外,该器件的高分辨率 PLL分割器可实现0PPM输出时钟误差。  

    CDCE706采用3.3V电源,可以在-40~85°C温度范围内工作,采用20引脚超薄紧缩小型封装。目前提供样品,2006年季度全面投产,建议零售价为3.60美元(千件批量价格)。同时提供开发套件及编程套件。CDCE706另外还为高销量应用提供出厂编程版本。

  
上一篇:Silicon Labs发布全集成单芯片GSM/GPRS手机方案..
下一篇:卓联推出业界首款用于FTA卫星数字电视的单芯片调谐器

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料