基本资源包括存储控制器、总线仲裁器、中断控制器、实时时钟、定时器和看门狗定时器、I2C 接口、串行UART和一些通用I/O(GPIO)引脚,这些功能占用了多层ARM高性能总线(AHB)。CPU、DSP、A/V及相关片上存储器直接连接至多层AHB,总线将多层AHB桥接至另外的AHB主控器和ARM外围总线(APB),其它外围从设备可连接至APB。
3D图形引擎具备可与Sony PlayStation和PlayStation2相媲美的性能水平,它包括独立的几何引擎和光引擎,以及渲染引擎(rendering engine)。3D图形处理器包括的几何引擎和渲染引擎只需要30万门,在75MHz运行时,具有每秒1.5M多边形的峰值性能,采用0.13um工艺,功耗仅为0.25mW/MHz。
图1:Zevio应用处理器架构框图。 |
3D音响引擎也很节省功耗,在同样的时钟速率下功耗不超过5mW。它包括带MIDI和sound font支持的64语音合成引擎,以及16种3D语音配置。
2D/3D 音响处理器用于有效满足消费产品的音响合成需求。它支持达48路2D语音和16路3D语音,总共64路语音。音响处理器被设计成工作于24MHz,输出为 44.1kHz 16位PCM取样。该处理器仅8万门,采用0.13um工艺技术,功耗低至0.05mW/MHz。
Zevio 架构包括以下外设:4个16位定时器、1个32通道中断控制器、1个8通道DMA控制器、一个看门狗定时器和1个不需要独立电源的实时时钟。存储控制器以系统总线频率的两倍运行,支持低成本16位宽SDRAM接口。先进的电源管理单元(PMU)控制时钟,并将逻辑触发减到少,以降低整个系统的平均功耗。PMU控制片上功率岛(power island),以减少功耗敏感应用的泄漏。
Zevio可编程参考板使系统设计人员可以在芯片开发中,在周期级环境评估SoC,以进行早期软件开发,这样软件就可马上用于SoC,大大缩短了产品面市的时间。
LSI Logic不但提供硅IP,还与三个战略伙伴合作:Koto Laboratory提供游戏技术,Access公司提供便携式浏览器技术和实时操作系统,而HI公司提供图形应用编程接口及支持。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。