Arria GX系列含有5个型号,采用了TSMC的90nm工艺,密度范围在21,580至90,220逻辑单元(LE)之间,含有4.5Mbits的嵌入..." />
Arria GX系列含有5个型号,采用了TSMC的90nm工艺,密度范围在21,580至90,220逻辑单元(LE)之间,含有4.5Mbits的嵌入式存储器以及176个乘法器。该系列满足了通信、计算机、存储和工业等市场对带有收发器的低成本FPGA快速增长的需求。
设计实现的信号完整性
Arria GX FPGA提供12个全双工收发器通道,针对PCIe、GbE和SRIO协议进行了优化。这些收发器采用了高端Stratix II GX系列上的相同技术。器件利用了倒装焊封装技术,收发器和存储器进行接口时,该技术要比线键合封装具有信号完整性优势。
软件和IP支持
Arria GX FPGA提供独特的设计环境,包括软件工具、完整的特征、参考设计以及经过验证的IP内核,满足了兼容性和通用性要求。同时还提供专用协议开发套件,支持PCIe x1和x4、SRIO以及GbE。设计人员可以安装使用方便的Quartus II开发软件7.1,开始Arria GX设计。Quartus II软件与第三方综合和仿真工具实现了无缝集成。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。