Impinj欲推65纳米NVM 将内存整合到CMOS工艺中

时间:2007-11-19
  非易失性内存(NVM)知识产权与射频识别电路供应商Impinj公司表示,它的多次可编程内存(multitime programmable memory)已由台积电(TSMC)利用65纳米工艺生产出来。

       美国Impinj公司的知识产权(IP)产品总经理Larry Morrell表示,已接到台积电返回的65纳米测试电路,预计将能在10月向客户提供用于硬内存模块的IP。

       Morrell把这种内存归入他称之为“logic-NVM”的产品类别,因为这种内存能够整合到CMOS逻辑工艺之中,不需要额外的工艺步骤。Morrell表示,许多内存技术在该领域进行竞争,但提供多次可编程性的内存并不多见。

       今年稍早的时候,Impinj公司加盟台积电的AAA计划(Active Accuracy Assurance);该计划过去被称为IP-9000,其目标是对第三方伙伴提供的IP进行验证,以纳入晶圆代工厂的“经投片验证(silicON proven)”IP清单,并采用0.18微米工艺检验AEON/MTP硅内核。

       Impinj公司与德州仪器(Texas Instruments)、国家半导体(National Semiconductor)和SanDisk之间签有授权协议。该公司表示,自从2003年以来,已有6亿多个采用AEON NVM的IC出货。



  
上一篇:Micrel日前推出高压侧负载转换器系列产品MIC94070/1/2/3
下一篇:Microchip推出MCP1401及MCP1402单输出MOSFET驱动器

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料