SMIC推出基于CPF的CADENCE低功耗数字参考流程

时间:2007-11-10
  SMIC宣布SMIC正推出一种基于通用功率格式(CPF)的90纳米低功耗数字参考流程,以及兼容CPF的库。SMIC还宣布其已经加盟Power Forward Initiative(PFI)。

  这种新流程使用了由SMIC开发的知识产权,并应用了Cadence设计系统公司 (NASDAQ: CDNS) 的低功耗解决方案,其设计特点是可提高生产力、管理设计复杂性,并缩短上市时间。这种流程是Cadence与SMIC努力合作的结晶,进一步强化了彼此的合作关系,并且使双方的共同客户加快了低功耗设计的速度,迎接低功耗设计挑战。

  SMIC参考流程(3.2)采用了Cadence的技术,是一套完整的对应CPF的RTL-to-GDSII低功耗流程,目标是使90纳米系统级芯片设计实现高效功耗利用。它结合了SMIC 90纳米逻辑低漏泄1P9M 1.2/1.8/2.5V 标准工艺,以及商用低功耗库支持。该流程在所有必要的设计步骤中都具备功耗敏感性,包括逻辑综合过程、模拟、可测性设计、等效验证、硅虚拟原型设计、物理实现与全面的签收分析。

  CPF是由Si2批准通过的一种标准格式,用于指定设计过程初期的低功耗节省技术--实现低功耗能力的分享和重用。Cadence低功耗解决方案是业内早的完整流程,将逻辑设计、验证、实现与Si2标准的通用功率格式(CPF)相结合。

  详情请访问:https://www.smics.com 或www.cadence.com.cn




  
上一篇:研扬发表经济型Mini-ITX嵌入式母板EMB-820T
下一篇:Diodes推出两款超低压差稳压器AP7165和AP7167

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料