图文详情
产品属性
相关推荐
集成电路(IC)
集成电路(integrated circuit)是一种微型电子器件或部件。采用*的工艺,把一个电路中所需的晶体管、二*管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中*元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗和高*性方面迈进了一大步。它在电路中用字母“IC”表示。集成电路*为杰克·基尔比(基于硅的集成电路)和罗伯特·诺伊思(基于锗的集成电路)。当今半导体工业大多数应用的是基于硅的集成电路。
集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,*性高,性能好等优点,同时成本低,便于大规模生产。它不*在工、民用电子设备如收录机、电视机、计算机等方面得到广泛的应用,同时在军事、通讯、遥控等方面也得到广泛的应用。用集成电路来装配电子设备,其装配密度比晶体管可*几十倍至几*,设备的稳定工作时间也可大大*。
集成电路,又称为IC,按其功能、结构的不同,可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大类。模拟集成电路又称线性电路,用来产生、放大和处理各种模拟信号(指幅度*间变化的信号。例如半导体收音机的音频信号、录放机的磁带信号等),其输入信号和输出信号成比例关系。而数字集成电路用来产生、放大和处理各种数字信号(指在时间上和幅度上离散取值的信号。例如
集成电路按制作工艺可分为半导体集成电路和膜集成电路。 膜集成电路又分类厚膜集成电路和薄膜集成电路。
集成电路按集成度高低的不同可分为 SSI 小规模集成电路(Small Scale Integrated circuits) MSI 中规模集成电路(Medium Scale Integrated circuits) LSI 大规模集成电路(Large Scale Integrated circuits) VLSI *规模集成电路(Very Large Scale Integrated circuits) ULSI *规模集成电路(Ultra Large Scale Integrated circuits) GSI *大规模集成电路也被称作*大规模集成电路或**规模集成电路(Giga Scale Integration)。
集成电路按导电类型可分为双*型集成电路和单*型集成电路,他们都是数字集成电路. 双*型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL、ECL、HTL、LST-TL、STTL等类型。单*型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路,代表集成电路有CMOS、NMOS、PMOS等类型。
集成电路按用途可分为电视机用集成电路、音响用集成电路、影碟机用集成电路、录像机用集成电路、电脑(微机)用集成电路、电子琴用集成电路、通信用集成电路、照相机用集成电路、遥控集成电路、语言集成电路、报警器用集成电路及各种*集成电路。 1.电视机用集成电路包括行、场扫描集成电路、中放集成电路、伴音集成电路、彩色解码集成电路、*/TV转换集成电路、开关电源集成电路、遥控集成电路、丽音解码集成电路、画中画处理集成电路、微处理器(CPU)集成电路、存储器集成电路等。 2.音响用集成电路包括AM/FM高中频电路、立体声解码电路、音频前置放大电路、音频运算放大集成电路、音频功率放大集成电路、环绕声处理集成电路、电平驱动集成电路,电子音量控制集成电路、*混响集成电路、电子开关集成电路等。 3.影碟机用集成电路有系统控制集成电路、视频编码集成电路、MPEG解码集成电路、音频信号处理集成电路、音响效果集成电路、RF信号处理集成电路、数字信号处理集成电路、伺服集成电路、电动机驱动集成电路等。 4.录像机用集成电路有系统控制集成电路、伺服集成电路、驱动集成电路、音频处理集成电路、视频处理集成电路。
集成电路按应用领域可分为标准通用集成电路和*集成电路。
集成电路按外形可分为圆形(金属外壳晶体管封装型,一般适合用于大功率)、扁平型(稳定性好,体积小)和双列直插型 。
1947年:贝尔实验室肖特莱等人发明了晶体管,这是微电子技术发展中*个里程碑; 1950年:结型晶体管诞生
1950年: R Ohl和肖特莱发明了离子注入工艺
1951年:场效应晶体管发明
1956年:C S Fuller发明了扩散工艺
1958年:*童公司Robert Noyce与德仪公司基尔比间隔数月分别发明了集成电路,开创了世界微电子学的历史;
1960年:H H Loor和E Castellani发明了光刻工艺
1962年:美国RCA公司研制出MOS场效应晶体管
1963年:F.M.Wanl*和C.T.Sah*次提出CMOS技术,今天,95%以上的集成电路芯片都是基于CMOS工艺
1964年:Intel摩尔提出摩尔定律,预测晶体管集成度将会每18个月增加1倍
1966年:美国RCA公司研制出CMOS集成电路,并研制出*块门阵列(50门) 1967年:应用材料公司(Applied Materials)成立,现已成为**大的半导体设备制造公司
1971年:Intel推出1kb动态随机存储器(DRAM),标志着大规模集成电路出现 1971年:*个微处理器4004由Intel公司推出,采用的是MOS工艺,这是一个里程碑式的发明
1974年:RCA公司推出*个CMOS微处理器1802
1976年:16kb DRAM和4kb SRAM问世
1978年:64kb动态随机存储器诞生,不足0.5平方厘米的硅片上集成了14万个晶体管,标志着*规模集成电路(VLSI)时代的来临
1979年:Intel推出5MHz 8088微处理器,之后,IBM基于8088推出*台PC 1981年:256kb DRAM和64kb CMOS SRAM问世
1984年:日本宣布推出1Mb DRAM和256kb SRAM
1985年:80386微处理器问世,20MHz
1988年:
1989年:1Mb DRAM进入市场
1989年:486微处理器推出,25MHz,1μm工艺,后来50MHz芯片采用 0.8μm工艺 1992年:
1993年:66MHz奔腾处理器推出,采用0.6μm工艺 1995年:Pentium Pro, 133MHz,采用0.6-0.35μm工艺;
1997年:300MHz奔腾Ⅱ问世,采用0.25μm工艺
1999年:奔腾Ⅲ问世,450MHz,采用0.25μm工艺,后采用0.18μm工艺
2000年:1Gb RAM投放市场,奔腾4问世,1.5GHz,采用0.18μm工艺
2001年:Intel宣布2001年下半年采用0.13μm工艺。
2003年:奔腾4 E系列推出,采用90nm工艺。
2005年:intel 酷睿2系列上市,采用65nm工艺。
2007年:基于*45纳米High-K工艺的intel酷睿2 E7/E8/E9上市。
2009年:intel酷睿i系列*推出,创纪录采用了*的32纳米工艺,并且下一代22纳米工艺正在研发。
我国集成电路产业诞生于六十年代,共经历了三个发展阶段:1965年-1978年:以计算机和*配套为目标,以开发逻辑电路为主要产 品,初步建立集成电路工业基础及相关设备、仪器、材料的配套条件 1978年-1990年:主要引进美国二手设备,*集成电路装备水平,在“治散治乱”的同时,以消费类整机作为配套重点,较好地解决了彩电集成电路的国产化 1990年-2000年:以908工程、909工程为重点,以CAD为*口,抓好科技攻关和北方科研开发基地的建设,为信息产业服务,集成电路行业取得了新的发展。
1、检测前要了解集成电路及其相关电路的工作原理 检查和修理集成电路前*先要熟悉所用集成电路的功能、内部电路、主要电气参数、各引脚的作用以及引脚的正常电压、波形与外围元件组成电路的工作原理。如果具备以上条件,那么分析和检查会容易许多。
2、测试不要造成引脚间短路 电压测量或用示波器探头测试波形时,表笔或探头不要由于滑动而造成集成电路引脚间短路,*好在与引脚直接连通的外围印刷电路上进行测量。任何*的短路都容易损坏集成电路,在测试扁平型封装的CMOS集成电路时更要*小心。
3、严禁在无隔离变压器的情况下,用已接地的测试设备去接触底板带电的电视、音响、录像等设备 严禁用外壳已接地的仪器设备直接测试无电源隔离变压器的电视、音响、录像等设备。虽然一般的收录机都具有电源变压器,当接触到较*的尤其是输出功率较大或对采用的电源性质不太了解的电视或音响设备时,*先要弄清该机底盘是否带电,否则*易与底板带电的电视、音响等设备造成电源短路,波及集成电路,造成故障的进一步扩大。
4、要注意电烙铁的*缘性能 不允许带电使用烙铁焊接,要确认烙铁不带电,*好把烙铁的外壳接地,对MOS电路更应小心,能采用6~8V的低压电路铁就更*。
5、要*焊接质量 焊接时确实焊牢,焊锡的堆积、气孔容易造成虚焊。焊接时间一般不*过3秒钟,烙铁的功率应用内热式25W左右。已焊接好的集成电路要仔细查看,*好用欧姆表测量各引脚间有否短路,确认无焊锡粘连现象再接通电源。
6、不要轻易*集成电路的损坏 不要轻易地判断集成电路已损坏。因为集成电路*大多数为直接耦合,一旦某一电路不正常,可能会导致多处电压变化,而这些变化不*是集成电路损坏引起的,另外在有些情况下测得各引脚电压与正常值相*或接近时,也不**说明集成电路就是好的。因为有些软故障不会引起直流电压的变化。
7、测试仪表内阻要大 测量集成电路引脚直流电压时,应选用表头内阻大于20KΩ/V的万用表,否则对某些引脚电压会有较大的测量误差。
8、要注意功率集成电路的散热 功率集成电路应散热良好,不允许不带散热器而处于大功率的状态下工作。
9、引线要合理 如需要加接外围元件代替集成电路内部已损坏部分,应选用小型元器件,且接线要合理以免造成不*要的寄生耦合,尤其是要处理好音频功放集成电路和前置放大电路之间的接地端。[1]
一块集成电路芯片,包括一硅基板、至少一电路、一固定封环、一接地环及至少一*护环。 电路形成于硅基板上,电路具有至少一输出/输入垫。固定封环形成于硅基板上,并围绕电路及输出/输入垫。接地环形成于硅基板及输出/输入垫之间,并与固定封环电连接。*护环设置于硅基板*,并围绕输出/输入垫,用以与固定封环电连接。 芯片命名方式太多了,一般都是 字母+数字+字母 前面的字母是芯片厂商或是某个芯片系列的缩写。像MC开始的多半是摩托罗拉的,MAX开始的多半是美信的。 中间的数字是功能型号。像MC7805和LM7805,从7805上可以看出它们的功能都是输出5V,只是厂家不一样。 后面的字母多半是封装信息,要看厂商提供的资料才能知道具体字母代表什么封装。 数字芯片有74系列和40(含14)系列,当然还有微机片即模拟电路片(如家电应用)还有普通(LM324)及*放大器片,当然NE555和LM339等都是常见的集成电路芯片,不过还要看你从事那些方面的工作,这里无法详细列举
集成电路封装:
(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用 以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可*过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为
(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以 *在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中 采用 此封装。引脚中心距
(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。
用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中 心 距
表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗 口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有
(chip on board) 板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与 基 板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用 树脂覆 盖以**性。虽然COB 是*简单的裸芯片贴装技术,但它的封装密度远不如TAB 和 倒片 焊技术。
(dual flat package) 双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本上不用。
(dual in-line ceramic package) 陶瓷DIP(含玻璃密封)的别称(见DIP).
(dual in-line) DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。
(dual in-line package) 双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种 。 DIP 是*普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。 引脚中心距
(dual *all out-lint) 双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。
(dual tape carrier package) 双侧引脚带载封装。TCP(带载封装)之一。引脚制作在*缘带上并从封装两侧引出。由于 利 用的是TAB(自动带载焊接)技术,封装外形*薄。常用于液晶显示驱动LSI,但多数为 *品。 另外,
(dual tape carrier package) 同上。日本电子机械工业会标准对DTCP 的命名(见DTCP)。
(flat package) 扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采 用此名称。
倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电*区制作好金属凸点,然后把金属凸 点 与印刷基板上的电*区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是* 封装技 术中体积*小、*薄的一种。 但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可 靠 性。因此*须用树脂来*LSI 芯片,并使用热膨胀系数基本相同的基板材料。
(fine pitch quad flat package) 小引脚中心距QFP。通常指引脚中心距小于
(globe * pad array carrier) 美国Motorola 公司对BGA 的别称(见BGA)。
(quad fiat package with guard ring) 带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以*弯曲变 形。 在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。 这种封装 在美国Motorola 公司已批量生产。引脚中心距
(with heat sink) 表示带散热器的标记。例如,HSOP 表示带散热器的SOP。
(surface mount t*e) 表面贴装型PGA。通常PGA 为插装型封装,引脚长约
(J-leaded chip carrier) J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半 导体厂家采用的名称。
(Leadless chip carrier) 无引脚芯片载体。指陶瓷基板的四个侧面只有电*接触而无引脚的表面贴装型封装。是 高 速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。
(land grid array) 触点陈列封装。即在底面制作有阵列状态坦电*触点的封装。装配时*插座即可。现 已 实用的有227 触点(
(lead on chip) 芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片 的 中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面 附近的 结构相比,在相同大小的封装中容纳的芯片达
(low profile quad flat package) 薄型QFP。指封装本体厚度为
陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。 封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种 封装, 在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(
(multi-chip module) 多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可 分 为MCM-L,MCM-C 和MCM-D 三大类。 MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低 。 MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使 用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。 MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组 件。 布线密谋在三种组件中是*高的,但成本也高。
(mini flat package) 小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。
(metric quad flat package) 按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为
(metal quad) 美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空 冷 条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产 。
(mini square package) QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。 34、OPMAC(over molded pad array carrier) 模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。
(plastic) 表示塑料封装的记号。如PDIP 表示塑料DIP。
(pad array carrier) 凸点陈列载体,BGA 的别称(见BGA)。
(printed circuit board leadless package) 印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引 脚中心距有
(plastic flat package) 塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。
(pin grid array) 陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都 采 用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于*大规模 逻辑 LSI 电路。成本较高。引脚中心距通常为
驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设 备时用于评价程序确认操作。例如,将EPROM *插座进行调试。这种封装基本上都是 * 品,市场上不怎么流通。
(plastic leaded chip carrier) 带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形 , 是塑料制品。美国德克萨斯仪器公司*先在64k 位DRAM 和256kDRAM 中采用,现在已经 普 及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距
(plastic teadless chip carrier)(plastic leaded chip currier) 有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分 LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。
(quad flat high package) 四侧引脚厚体扁平封装。塑料QFP 的一种,为了*封装本体断裂,QFP 本体制作得 较厚(见QFP)。部分半导体厂家采用的名称。
(quad flat I-leaded packgac) 四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字 。 也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面 积小 于QFP。 日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC 也采用了此种封装。引脚中心距
(quad flat J-leaded package) 四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形 。 是日本电子机械工业会规定的名称。引脚中心距
(quad flat non-leaded package) 四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN 是日本电子机械工业 会规定的名称。封装四侧配置有电*触点,由于无引脚,贴装占有面积比QFP 小,高度 比QFP 低。但是,当印刷基板与封装之间产生应力时,在电*接触处就不能得到*。因此电 *触点 难于作到QFP 的引脚那样多,一般从14 到100 左右。 材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电*触点中心距
(quad flat package) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有 陶 瓷、金属和塑料三种。从数量上看,塑料封装占*大部分。当没有*表示出材料时, 多数情 况为塑料QFP。塑料QFP 是*普及的多引脚LSI 封装。不*用于微处理器,门陈列等数字 逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距 有
(FP)(QFP fine pitch) 小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为
(quad in-line ceramic package) 陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。
(quad in-line plastic package) 塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。
(quad tape carrier package) 四侧引脚带载封装。TCP 封装之一,在*缘带上形成引脚并从封装四个侧面引出。是利 用 TAB 技术的薄型封装(见TAB、TCP)。
(quad tape carrier package) 四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用 的 名称(见TCP)。
(quad in-line) QUIP 的别称(见QUIP)。
(quad in-line package) 四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚 中 心距
(shrink dual in-line package) 收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(
(shrink dual in-line package) 同SDIP。部分半导体厂家采用的名称。
(single in-line) SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。
(single in-line memory module) 单列存贮器组件。只在印刷基板的一个侧面附近配有电*的存贮器组件。通常指*插 座 的组件。标准SIMM 有中心距为
(single in-line package) 单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时 封 装呈侧立状。引脚中心距通常为
(skinny dual in-line package) DIP 的一种。指宽度为
(slim dual in-line package) DIP 的一种。指宽度为
(surface mount devices) 表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。 SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。
(*all out-line I-leaded package) I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心 距
(*all out-line integrated circuit) SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。
(Small Out-Line J-Leaded Package) J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此 得名。 通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但*大部分是DRAM。用SO J 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距
(Small Out-Line L-leaded package) 按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。
(Small Out-Line Non-Fin) 无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意 增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。
(*all Out-Line package) 小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有 塑料 和陶瓷两种。另外也叫SOL 和DFP。 SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 *过10~40 的领域,SOP 是普及*广的表面贴装封装。引脚中心距
(Small Outline Package(Wide-J*e)) 宽体SOP。部分半导体厂家采用的名称。
AIMEITE艾美特科技(香港)股份有限公司—是亚洲顶尖电子零件分销商之一 WWW.AMT.COM.HK
艾美特科技(香港)股份有限公司WWW.AMT.COM.HK
78L05
TI、ST、ADI、SN