2、U*3.0开发板主要特性
●提供*、稳定的数*输示例(带源码)。测试数据->DDR2->SL*E FIFO接口-> CYU*3014->U*3.0接口->PC机能实现一个字节*错(不错数、不丢数),*220Mbytes/s的传输速度。
●大内存,大带宽。采用2片各128M字节的DDR2芯片,并稳定跑到200MHz(FPGA为-6等级时),各自*的总线满足各种数*输需求。
●提供DDR2虚拟FIFO模块(带FPGA源码),满足大缓存需求,是进行数据采集的理想选择。DDR2控制不基于NIOS II系统,数*输更*。
●连接到接插件的对外扩展IO采用等长设计,用户可以通过开发板直接连接外部*设备,快速完成产品设计(可将开发板作为一个模块嵌入到用户系统中,我们将提供优惠的单板价格)。
●FPGA跟CYU*3014之间数*输采用双通道设计,*的数*输通道和低速的控制指令传输通道是*的。
●丰富的软件功能支持,让您可以更快更*的进行学习开发。
3、U*3.0开发板主要硬件资源
●U*3.0芯片:CYU*3014-BZXI(C*ress公司FX3系列usb3.0芯片,含ARM926EJ内核)
●FPGA芯片:EP3C16F484C8N(Altera公司Cyclone III系列FPGA芯片),
默认配置为EP3C16F484C8N,
●DDR2芯片:MT47H64M16HR(Micron公司DDR2芯片),16位1Gbits(128*ytes),2片(共2Gbits)
●FPGA配置芯片:兼容型EPCS64(64Mbits容量)
●U*配置芯片:I2C接口配置芯片24LC256,SPI接口配置芯片M25P40-VMN6TPB
●电源芯片:TPS650243(Ti公司多路电源管理芯片,FPGA系统的电源好搭档)
●U*3.0接口:Micro T*e B型接口
●U*接口保护芯片:RCLAMP0524J
●RS232串口:MAX3232(Maxim公司RS232芯片),支持全双工
●按键及LED:4路按键和4路LED
●72个扩展IO:含24个1.8V IO,32个3.3V IO,16个2.5V或3.3V可配置 IO(支持LVDS传输)
●Usb3.0芯片IO均已引到FPGA,使用更方便;
4、U*3.0开发板主要软件资源
●完整的固件下载方案,通过应用程序下载固件程序到CYU*3014中运行;
●完整的在线编程方案,不需要编程器,通过应用程序烧录程序到配置芯片中;
●完整的在线*方案,通过ARM-JTAG口对U*3.0芯片的固件程序进行*;
●完整的FPGA->U*->PC机和PC->U*->FPGA数*输实例;
●U*3.0读速度测试实例;
●U*3.0写速度测试实例;
●虚拟16路逻辑分析仪实例;
●虚拟4路示波器实例;
●3路按键获取和3路LED灯控制实例;
●包含*c*ress官方固件实例,如下图;
firmware
├─basic_examples
│ ├─cyfxbulklpautoenum
│ ├─cyfxbulklpauto_cpp
│ ├─cyfxbulklpotg
│ ├─cyfxbulksrcsink
│ ├─cyfxbulkstreams
│ ├─cyfxflashprog
│ ├─cyfxisolpauto
│ ├─cyfxisolpmaninout
│ ├─cyfxisosrcsink
│ ├─cyfxusbdebug
│ ├─cyfxusbhost
│ └─cyfxusbotg
├─dma_examples
│ ├─cyfxbulklpauto
│ ├─cyfxbulklpautomanytoone
│ ├─cyfxbulklpautoonetomany
│ ├─cyfxbulklpautosig
│ ├─cyfxbulklplowlevel
│ ├─cyfxbulklpmandcache
│ ├─cyfxbulklpmaninout
│ ├─cyfxbulklpmanmanytoone
│ ├─cyfxbulklpmanonetomany
│ ├─cyfxbulklpmanual
│ ├─cyfxbulklpmanual_rvds
│ ├─cyfxbulklpman_addition
│ ├─cyfxbulklpman_removal
│ └─cyfxbulklpmulticast
├─huanor_examples
│ └─HuanorFx3Example
├─serialif_examples
│ ├─cyfxgpioapp
│ ├─cyfxgpiocomplexapp
│ ├─cyfxuartlpdmamode
│ ├─cyfxuartlpregmode
│ ├─cyfxusbi2cdmamode
│ ├─cyfxusbi2cregmode
│ ├─cyfxusbi2sdmamode
│ ├─cyfxusbspidmamode
│ ├─cyfxusbs*piomode
│ └─cyfxusbspiregmode
├─slavefifo_examples
│ ├─slfifoasync
│ └─slfifosync
└─uvc_examples
├─cyfxuvcinmem
└─cyfxuvcinmem_bulk
●包含*c*ress官方PC机应用实例,如下图;
application
├─cpp
│ ├─bulkloop
│ ├─Fx3Client
│ └─streamer
└─c_sharp
├─bulkloop
├─controlcenter
└─streamer
5、U*3.0开发板提供的相关软件及资料
●C*ress官方正式发布版开发包(EZ-U* FX3 SDK 1.1):
FX3_SDK,CySuiteU*3_x64,CySuiteU*3_x86,Eclipse,ARM_GCC。
●C*ress官方U*3.0培训资料;
●C*ress官方开发板原理图及PCB文件(包含gerber制板文件);
●usb3.0-altera-ddr2开发板原理图(pdf格式);
●usb3.0-altera-ddr2开发板*程序源码,包括PC机应用程序源码、U*3.0固件源码、FPGA程序源码;
●usb3.0-altera-ddr2开发板使用手册及相关器件的手册等;
6、U*3.0开发板清单
1、 usb3.0-altera-ddr2开发板 1块;
2、 高级U*3.0线 1条;
3、 串口线 1条;
4、 光盘 1张;
7、U*3.0开发板选配配件
1、 U* Blaster 下载线;
2、FPGA下载线转接板;
3、 ARM J-Link下载线;
4、ARM下载线转接板;
|