图文详情
产品属性
相关推荐
产品性能:数据列表GSD4e
标准包装 3,000类别集成电路 (IC)家庭嵌入式 - 微控制器 - 特定应用系列-包装 带卷 (TR) 应用GPS核心处理器ARM7程序存储器类型ROM控制器系列SiRFstarIV刡AM 容量-接口IC,SPI,UARTI/O 数-电压 - 电源1.2V,1.8V工作温度-安装类型表面贴装封装/外壳42-UFBGA,WLCSP供应商器件封装42-WLCSP(3.5x3.2)其它名称Q6757522
Q7195961全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)宣布,紧凑型、多媒体及云领域的创新芯片及软件解决方案的全球供应商CSR plc (LSE: CSR; NASDAQ: CSRE)使用CadenceEncounter DIGITAL Implementation(EDI)系统、Cadence Incisive Enterprise Simulator(IES)以及Cadence Conformal Low Power(CLP)加速了一款复杂低功耗、混合信号芯片的流片。
Cadence数字流程帮助CSR快速而高效地出带一款40纳米低功耗蓝牙与Wi-Fi组合芯片,同时在功耗、面积与上市时间方面都有着卓越的表现。最近另外的一次多无线芯片出带中,Cadence EDI系统与低功耗设计法帮助我们有效实施与优化设计协调集,与复杂数字驱动型混合信号层级中的多供应电压功率阈约束,”CSE首席技术官Steven D. Gray博士说,“我们实现了大幅的功耗节省,并实现更快的时序与信号完整性签收。由于此次出带的成功,我们对于在所有移动互联与汽车设计中使用Cadence EDISYSTEM和CPF驱动型低功耗流程非常有信心。
”Cadence Encounter RTL-to-GDSII流程帮助设计团队在高级工艺节点上为当今最尖端的高性能、低功耗设计优化功率、性能与面积。
此综合Cadence流程包含 Encounter RTL Compiler、EDI System与可靠的Cadence QRC Extraction和Encounter Timing System。EDI System内部包含的全新GigaOpt优化引擎能灵活驾驭多个CPU的处理能力,比传统优化引擎更快做出高质量的成果。
此外,综合的CCOpt技术将时钟树合成与逻辑/物理优化进行统一,实现大幅度的功率、性能与面积改良。“消费电子产品的低功耗混合信号设计的需求量正在飙升。
CSR设计团队选择Cadence是因为我们成熟而全面的低功耗解决方案能够满足复杂SoC设计最为迫切的需要,”Cadence硅实现部门研发部高级副总裁Chi-Ping Hsu说,“Euncounter数字流程提供了可预测的设计闭合路径,满足并超越了CSR迫切的设计与快速上市要求。
GSD4E-9333-TR
CSR