图文详情
产品属性
相关推荐
AM3517AZCN原装TI微处理器
描述
AM3517 / 05是一个高性能的速度高达600兆赫的ARM Cortex-A8处理器。该器件提供3D图形加速的同时还支持多种外设,包括DDR2,可以编辑,和USB OTG PHY,非常适合工业应用。
该处理器可以支持其他应用程序,包括:单板计算机家庭和工业自动化人机界面
该设备支持高层次的操作系统(OSS),如:
Linux®
Windows CE®
Android™
以下子系统是设备的一部分:
微处理器单元(MPU)基于ARM Cortex-A8处理器子系统
PowerVR SGX图形加速器(AM3517的装置)为3D图形加速支持显示和游戏效果子系统
具有多个并发图像操作的多个特征的显示子系统和支持多种显示的可编程接口。显示子系统还支持NTSC / PAL视频输出。
高性能互连提供高带宽的数据传输的多个发起人的内部和外部存储器控制器和片上外围设备。该器件还提供了全面的时钟管理方案。
AM3517 / 05设备在一个491引脚BGA封装和484引脚PBGA封装可。
这05的数据手册中介绍的AM3517的AM3517 Sitara处理器/ 05电气和机械规格。
特性
AM3517 Sitara处理器/ 05:
微处理器子系统
600 MHz Sitara ARM Cortex-A8核心
霓虹SIMD协处理器和向量
浮点(FP)协处理器
存储器接口:
166 MHz的16位和32位的MDDR / DDR2
1GB的总的可寻址接口
空间
高达83兆赫通用内存
接口支持16位宽
复用的地址/数据总线
64KB的SRAM
3可移动媒体接口
【MMC / SD / SDIO ]
IO电压:
MDDR / DDR2 iOS:1.8v
其他iOS:1.8V和3.3V
核心电压:1.2v
商业和扩展温度等级
(经营限制适用)
16位视频输入端口
拍摄高清视频
高清分辨率显示子系统
串行通信
高端CAN控制器
10 / 100兆位以太网MAC
USB OTG系统标准
DP / DM接口[ HS / FS / LS ]
多端口USB主机系统[ HS / FS / LS ]
12针ULPI或6 -,4 -,或3引脚串行
接口
四主从多通道串行
接口(MCSPI)端口
五多路缓冲串口(McBSPs)
512字节发送和接收缓冲器
(McBSP1 / 3 / 4 / 5)
段的发送和接收缓冲区(mcbsp2)
侧音的核心支持(mcbsp2和
mcbsp3只)滤波器,增益,和混合
操作
128信道发射和接收方式
直接接口,I2S、PCM设备
TDM总线
法/单总线接口
4个UART(一个红外数据协会
[转]和[循环]消费者红外模式)
3主从高速互连
电路(I2C)控制器
十二位通用定时器
一个32位看门狗定时器
一个32位32千赫同步定时器
多达186个通用I/O(GPIO)引脚
显示子系统
并行数字输出
高达24位的RGB
支持多达2个液晶面板
远程帧缓冲接口支持(rfbi)
液晶面板
两个10位的数字模拟转换器(DAC)
支持的
复合NTSC / PAL视频
亮度/色度分离视频(视频)
旋转90,180,和270度
调整图像的1 / 4倍到8倍
色彩空间转换
8位alpha混合
视频处理前端(VPFE)的16位视频输入端口
原始数据接口
75 MHz最大像素时钟
支持rec656 / CCIR656标准
支持ycbcr422格式(8位或16位的离散
水平和垂直同步信号
产生光学黑夹信号
内置数字钳位和黑色电平补偿
10位到8位的A律压缩硬件
支持高达16K的像素(图像大小)的水平
和垂直方向
系统的直接存储器存取(SDMA)控制器(32个逻辑
具有可配置优先级的信道)
综合功率,复位和时钟管理
ARM Cortex-A8内存架构
ARMv7架构
有序,双问题,超标量微处理器核
霓虹霓虹灯多媒体架构
在ARMv6 SIMD 2x性能
支持整数和浮点SIMD
jazelle RCT执行环境的体系结构
分支目标地址动态分支预测
缓存,全球历史缓冲区和8-entry返回栈
嵌入式跟踪宏单元[ ETM ]支持
无创性调试
16kb指令缓存(4路组相联)
数据缓存16kb(4路组相联)
L2高速缓存256kb
PowerVR SGX图形加速器(AM3517只)
基于架构提供高达10 mpoly /秒
通用可扩展着色器引擎:多线程引擎
结合像素和顶点着色器功能
行业标准的API支持:OpenGLES 1.1
2、openvg1.0
细粒度的任务切换,负载平衡,和
电源管理
可编程,高品质的图像反走样
字节存储顺序
ARM指令–Little Endian
ARM数据-可配置
国家发改委的内存控制器
16、32位
AM3517AZCN
TI
PBGA-491
90