XCF08PFSG48C,XILINX存储器 - 用于 FPGA 的配置 PROM

地区:广东 深圳
认证:

深圳市水星电子有限公司

VIP会员8年

全部产品 进入商铺

XCF08PFSG48C,XILINX存储器 - 用于 FPGA 的配置 PROM 

特征
配置在系统可编程•舞会
赛灵思FPGA®
•低功耗先进的CMOS NOR闪存工艺
•耐力20000程序/擦除周期
•在整个工业温度范围运行
(40°C到85°C)
•IEEE标准1149.1/1532边界扫描(JTAG)
支持编程,原型和测试
标准FPGA的JTAG命令启动
配置
•级联存放较长或多个比特流
•专用边界扫描(JTAG)的I / O电源(vccj)
•I / O引脚与电压范围兼容
1.8V至3.3V
•设计支持使用Xilinx ISE联盟联盟和
基础™软件包
•xcf01s / xcf02s / xcf04s
3.3V电源电压
•串行FPGA配置接口
•可用小足迹vo20和vog20
包装
•xcf08p / xcf16p / xcf32p
•1.8V电源电压
串行或并行FPGA配置接口
•可用小足迹vog48,fs48,和
fsg48包
•设计修改技术使存储和
访问多个设计修订
配置
•内置数据解压缩器兼容Xilinx
先进的压缩技术
描述
赛灵思推出平台闪存系列的系统
可编程配置PROM。可在
1到32 MB的密度,这些舞会提供了一个易于使用的,
性价比高,和存储大量的编程的方法
Xilinx公司的FPGA配置比特流。该平台的Flash
舞会系列包括两3.3V xcfxxs舞会
1.8V xcfxxp舞会。的xcfxxs版本包括
4 MB,2 MB,1 MB的舞会,支持串行主
和从串行FPGA配置模式(图1),
第2页)。的xcfxxp版本包括32 MB,16 MB,和
8 MB的舞会,支持串行主,Slave Serial,
SelectMAP大师,和被动并行的FPGA
配置模式(图2,第2页)。
当驱动从一个稳定、外部时钟,舞会可以
输出数据速率高达33兆赫。参见“交流电气
特性,“第16页的时序考虑。

型号

XCF08PFSG48C

品牌

XILINX

封装

48CSBGA

包装数量

108