图文详情
产品属性
相关推荐
本公司营ADI亚德诺、ST意法半导体、TI德州仪器、IR国际整流器、Altera阿尔特拉、Xilinx赛灵思等品牌的IC芯片、二三极管、继电器、模块等电子元器件。
制造商:Analog Devices Inc.
产品种类:射频接收器
RoHS:详细信息
最大工作温度:+ 85 C
最小工作温度:-40 C
封装/箱体:LFCSP-56
安装风格:SMD / SMT
封装:托盘
系列:AD6641
商标:Analog Devices
开发套件:AD6641-500EBZ
湿度敏感性:是
产品类型:RF Receiver
工厂包装数量:260
子类别:无线和射频集成电路
电源电压-最大:1.9 V
单位重量:269克
特征
射频接收器在500 MSPS时高达250 MHz的fIN时SNR = 65.8 dBFS
射频接收器在500 MSPS(−1.0 dBFS)时高达250 MHz的fIN时10.5位的ENOB
射频接收器在500 MSPS(−1.0 dBFS)时高达250 MHz的fIN时SFDR = 80 dBc
出色的线性度
DNL =典型值±0.5 LSB,INL =典型值±0.6 LSB
集成16k×12 FIFO
FIFO回读选项
62.5 MHz时的12位并行CMOS
6位DDR LVDS接口
在62.5 MHz下运动
SPI在25 MHz
高速同步能力
1 GHz全功率模拟带宽
集成输入缓冲器
片内基准电压源,无需外部去耦
低功耗
在500 MSPS下为695 mW
可编程输入电压范围
1.18 V至1.6 V,标称1.5 V
1.9 V模拟和数字电源操作
1.9 V或3.3 V SPI和SPORT操作
时钟占空比稳定器
集成数据时钟输出,带有可编程时钟和
数据对齐
应用领域
无线和有线宽带通信
通讯测试设备
功率放大器线性化
一般说明
AD6641是250 MHz带宽数字预失真
(DPD)观测接收器,集成了12位500 MSPS
ADC,一个16k×12 FIFO和一个多模后端
用户通过串行端口(SPORT)SPI检索数据
接口,12位并行CMOS端口或6位DDR LVDS
端口存储在集成FIFO存储器中之后。经过优化,具有出色的动态性能和低功耗
消耗量大,适用于电信
数字预失真观测路径等应用
需要较宽带宽的地方。所有必要的功能
包括采样保持和参考电压
包含在芯片上以提供完整的信号转换
解。
片上FIFO允许捕获小的时间快照
通过ADC并以较低的速率回读。这减少了
通过转移捕获的信号处理的约束
任意时间以低得多的采样率采集数据。的
FIFO可以在几种用户可编程模式下运行。在
在单捕获模式下,当通过SPI端口或使用外部FILL±引脚发送信号时,将捕获ADC数据。在
连续捕获模式,连续加载数据
进入FIFO,并使用FILL±引脚停止该操作。
AD6641BCPZ-500
ADI/亚德诺
LFCSP-56
20+
10000