图文详情
产品属性
相关推荐
本公司营ADI亚德诺、ST意法半导体、TI德州仪器、IR国际整流器、Altera阿尔特拉、Xilinx赛灵思等品牌的IC芯片、二三极管、继电器、模块等电子元器件。
制造商: Analog Devices Inc.
产品种类: 时钟发生器及支持产品
RoHS: 详细信息
系列: AD9524
MAX输入频率: 400 MHz
MAX输出频率: 1000 MHz
输出端数量: 14 Output
工作电源电压: 3.3 V
MIN工作温度: - 40 C
MAX工作温度: + 85 C
安装风格: SMD/SMT
封装 / 箱体: LFCSP-48
封装: Tray
输出类型: LVPECL
商标: Analog Devices
开发套件: AD9524/PCBZ
时钟发生器湿度敏感性: Yes
产品类型:时钟发生器
时钟发生器工厂包装数量: 260
子类别: Clock & Timer ICs
单位重量: 19.026 g
特征
输出频率:<1 MHz至1 GHz
启动频率精·度:<±100 ppm(由VCXO参考精·度)
零延迟操作
输入至输出边沿时序:<±150 ps
6个输出:可配置LVPECL,LVDS,HSTL和LVCMOS
6个专用输出分频器,具有无抖动的可调延迟
可调延迟:VCO½周期的63个分辨率步长
输出分频器
输出到输出偏斜:<±50 ps
奇数分频器设置的占空比校正
上电时自动同步所有输出
绝·对输出抖动:在122.88 MHz时<200 fs
积分范围:12 kHz至20 MHz
分配相位本底噪声:−160 dBc / Hz
数字锁检测
非易失性EEPROM存储配置设置
兼容SPI和I2C的串行控制端口
双PLL架构
锁相环1
低带宽用于参考输入时钟清除
外部VCXO
鉴相器速率高达130 MHz
冗余参考输入
自动和手动参考切换模式
可逆和不可逆切换
保持模式下丢失参考检测
VCXO的低噪声LVCMOS输出用于RF / IF
合成器
锁相环2
鉴相器速率高达259 MHz
集成低噪声VCO
应用领域
LTE和多载波GSM基站
无线和宽带基础设施
医疗仪器
时钟高速ADC,DAC,DDS,DDC,DUC,MxFE
低抖动,低相位噪声时钟分配
SONET,10Ge,10G FC,
和其他10 Gbps协议
前向纠错(G.710)
高性能无线收发器
ATE和高性能仪器
一般说明
AD9524提供低功耗,多输出,时钟分配功能,低抖动性能,以及片内PLL和VCO。片上VCO可从3.6 GHz调谐到4.0 GHz。
定义AD9524以支持长期演进(LTE)和多载波GSM基站设计的时钟要求。它依靠外部VCXO来提供基准抖动清除,以实现可接受的数据转换器SNR性能所需的限制性低相位噪声要求。
输入接收器,振荡器和零延迟接收器提供单端和差分操作。当连接到恢复的系统参考时钟和VCXO时,该器件会产生6个范围为1 MHz至1 GHz的低噪声输出,以及一个来自输入PLL(PLL1)的专用缓冲输出。
一个时钟输出相对于另一个时钟输出的频率和相位可以通过分频器相位选择功能进行改变,该功能用作无抖动的粗略时序调整,其增量等于信号周期的一半。 VCO。
可以通过串行接口对内置EEPROM进行编程,以存储用户定义的寄存器设置,以进行上电和芯片复位。
AD9524BCPZ
ADI/亚德诺
LFCSP-48
20+
10000