供应模拟比较器AD790J

地区:广东 深圳
认证:

深圳市旺财半导体有限公司

普通会员

全部产品 进入商铺

AD790具有标准单片比较器的整体特性:差分输入、高增益和逻辑输出。但是,它的功能是用一种体系结构实现的,这种体系结构比以前的比较器设计提供了一些优势。具体来说,输出阶段减轻了传统“TTL”比较器的一些限制,并提供了对称的输出。AD790电路的简化表示如图5所示。

F i g u r e 5。输出级接收放大的差分输入信号,并将其转换为单端逻辑输出。输出摆动由上拉PNP和下拉NPN定义。这些产生固有的轨对轨输出电平,兼容CMOS逻辑,以及TTL,不需要夹紧到内部偏置电平。此外,上拉和下拉电平围绕电源范围的中心对称,并参考VLOGIC电源和地面。输出级具有近乎对称的动态驱动能力,进入后续逻辑门的上升和下降时间相等。与传统的TTL或CMOS输出级不同,AD790电路不会因为输出晶体管之间不必要的电流流动而出现大电流峰值。AD790输出级具有控制开关方案,其中放大器A1和A2驱动输出晶体管的方式设计为减少Q1和Q2之间的电流流动。这也有助于最小化反馈到输入端的扰动,这些扰动会引起麻烦的振荡。输出高电平和低电平由VLOGIC (5v)、接地和晶体管等效肖特基卡箍定义,控制良好,符合TTL和CMOS逻辑要求。对于标准的LSTTL或HCMOS门,输出级的扇出如图3所示。输出驱动行为与电容性负载的关系如图2所示。

滞后AD790使用内部反馈来产生关于输入参考电压的滞后。图6显示了如何定义输入偏移电压和滞后项。输入偏置电压(VOS)是滞后范围中心与地面的差值。这可以是正的,也可以是负的。磁滞电压(VH)是其宽度的一半

滞后定义(N, Q包尖灭)滞后范围。这种内置的滞后允许AD790避免振荡时,输入信号缓慢跨越地面。

电源电压连接AD790可以从单电源电压或双电源电压运行。内部,VLOGIC电路和AD790的模拟前端连接到独立的电源插脚。如果使用双电源,可以选择+VS≥VLOGIC - 0.5 V和- VS≤0的电压组合。只供一次供水(即, +VS = VLOGIC),电源电压可在4.5 V ~ 7v之间工作。图7显示了AD790可能的其他一些典型电源连接示例。

虽然AD790的设计是稳定的,没有振荡,但正确的旁路和接地是很重要的。陶瓷0.1μF电容器是推荐的,应该直接连接在AD790供应别针。在比较器切换期间,这些电容器为设备提供瞬态电流。AD790有三个电源电压引脚,+VS, -VS和VLOGIC。重要的是要有一个共同的地面引线板的供电理由和GND引脚的AD790提供正确的返回路径的供电电流。

锁存操作AD790具有锁存功能,用于在输出端保留输入信息。比较器决策是“锁定”的,当引脚5降低时,输出状态保持不变。只要引脚5保持低,输出就保持在高或低状态,不响应不断变化的输入。正确捕获输入信号需要遵循图4中所示的时序关系。引脚5应采用CMOS或TTL逻辑电平驱动。当引脚5处于高逻辑级别时,AD790的输出将响应输入。当不使用时,引脚5应连接到正逻辑电源。当使用双供应,建议510年Ω电阻器被放置在系列销5和驱动逻辑门在powerup限制输入电流。

通道数量

1 Channel

配置电压

0.6MV

配置时间

45 ns

温度

-55+125

输出类型

CMOS, TTL