图文详情
产品属性
相关推荐
ADMV4540的LNA输出通过同相和正交 (I/Q) 混频器降频为基带。然后,I/Q混频器输出馈入全差分低噪声、低失真可编程滤波器和可变增益放大器 (VGA)。每个通道均可抑制较大的带外干扰源,同时可靠地增强所需的信号,从而降低系统模数转换器 (ADC) 的带宽和分辨率要求。ADMV4540具有出色的通道间匹配以及高无杂散动态范围 (SFDR)、整体增益和带宽设置,因此非常适合用于具有密集卫星、多载波和附近干扰源的卫星通信系统。
125MHz、250MHz和500MHz三个滤波器角可通过串行外设接口 (SPI) 进行编程。该滤波器提供六阶巴特沃斯响应,具有-3dB角频率,包括141MHz、282MHz和565MHz。对于超过565MHz的工作频率,可以禁用滤波器并完全旁路通过,从而将-3dB带宽扩展至900MHz。
ADMV4540的高动态范围基带输出放大器的总标称转换增益为57dB。ADMV4540的三个基带电压可变衰减器 (VVA) 引脚 (VCTRL_BBVVAx) 可用于自动增益控制 (AGC),使ADMV4540具有宽射频输入动态范围。
ADMV4540包括一个集成小数N分频锁相环 (PLL) 和一个低相位噪声电压控制振荡器 (VCO)。这些集成功能为两个双平衡I/Q混频器生成必要的片上本地振荡器 (LO) 信号,无需外部频率合成。VCO采用内部自动校准程序,支持PLL选择必要的设置和锁定。
ADMV4540 PLL的基准输入 (REFIN) 采用差分脉冲晶体振荡器(50MHz时)。另外,该 REFIN还可由高达100MHz的外部单端频率基准驱动。相位频率检测器 (PFD) 比较频率高达100MHz,支持17.0GHz至21.5GHz连续LO覆盖,级差极小。
ADMV4540ACCZ
Analog Devices
LGA-48
584-ADMV4540ACCZ
3.2 W
3.3 V
980 mA
- 40 C
Quadrature