图文详情
产品属性
相关推荐
TMS320C55x CPU提供两个乘法累加 (MAC) 单元,每个单元都能够在一个周期内实现17位 x 17位乘法。一个中央40位算法和逻辑单元 (ALU) 由一个附加16位ALU提供支持。ALU的使用由指令集控制,能够优化并联活动和功耗。这些资源在TMS320C55x CPU的地址单元 (AU) 和数据单元 (DU) 中进行管理。TMS320C55x DSP支持可变字节宽度指令集,可提高代码密度。该指令单元 (IU) 执行内部或外部存储器中的32位程序取指令并且进行针对程序单元 (PU) 的指令排队。该程序单元对指令进行解码,将任务指向地址单元 (AU) 和数据单元 (DU) 资源,并管理受到完全保护的管线。跳转预测功能避免了条件指令执行时的管线冲刷。
TPS92075DDC/NOPB |
TPS61061DRBR |
TMS320VC5506PGE |
LP8501TME/NOPB |
LM3410YSD/NOPB |
TMS320VC5506PGE |
TLC5928RGET |
TPS61181RTET |
TPS61182RTER |
TMS320VC5506PGE |
LM3410XMFE/NOPB |
LM3450AMT/NOPB |
LM3410YMF/NOPB |
TMS320VC5506PGE |
LM3423Q1MHX/NOPB |
TMS320VC5506PGE
Texas Instruments
LQFP-144
TMS320VC5506PGE
1 Core