瑞萨开发出微控制器用新型CPU架构

时间:2007-11-28
  瑞萨科技公司(Renesas Technology Corp.)宣布正在开发一种新的CPU架构,将为上一代微控制器MCU)提供代码效率*1、处理性能(MIPS/MHz)和功耗方面革命性的增强能力。基于这种新型架构,瑞萨将推出可满足16和32位市场需求,同时与瑞萨现有MCU保持兼容性的两款CPU。该架构将为市场提供升级路径,同时也为瑞萨的MCU客户提供了一种强大而具有竞争优势的系统解决方案。

  新型架构在瑞萨科技当前提供的M16C和H8S 16位CPU和R32C和H8SX 32位CPU基础上进行了创新,同时与现有系列CPU的指令集、外设寄存器设置和开发工具兼容。它将结合M16C和R32C CPU的极其出色的代码效率和H8S和H8SX CPU具备的高速数据处理能力。此外,新型CPU架构将进一步扩展两个系列所特有的低功耗和低噪声性能。利用这些能力,瑞萨旨在实现的整体性能,包括代码效率、处理性能(MIPS/MHz)、功耗和成本优势。代码效率尤为重要,因为它有助于通过使用更少的闪存来减少系统程序规模,並减少整体系统成本。

  通过使用这种新的架构,瑞萨旨在将代码大小减少30%,CPU功耗降低50%。

  瑞萨科技公司MCU事业部董事兼总经理Hideharu Takebe表示:“多年来,利用强大的产品开发支持、经过现场验证的制造能力和丰富的系统开发环境,瑞萨丰富的MCU产品在嵌入式市场获得了成功。瑞萨的MCU每年赢得了10,000种设计,倍受诸如消费类产品、汽车系统、工业产品、办公设备和通信产品等应用的青睐。下一步,我们将为16和32位市场开发采用单一架构的下一代CPU,以满足16和32位MCU产品日益增长的需求。伴随这次发布,我们可以对现在和未来的客户保证,瑞萨不仅支持我们现有的MCU产品系列,而且还提供一种可靠的升级路径。瑞萨将继续通过巩固其地位(市场份额位)而MCU市场。”

  在瑞萨庆祝其建立四周年纪念日时,开发下一代16和32位CISC*3 CPU的该项目正在进行当中。公司计划为该项目提供实质性资源,预期新型CPU将进一步扩展瑞萨的MCU业务。




  
上一篇:牛津半导体USB控制器具功率管理功能
下一篇:因特尔研发具有处理能力的传感器

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料